Vous êtes sur la page 1sur 7

UNIVERSIDAD TCNICA DE COTOPAXI

UNIDAD DE CIENCIAS DE LA INGENIERA Y APLICADAS


INGENIERA ELECTROMECNICA
SISTEMAS DIGITALES
DOCENTE: ING. MSC. PAULINA FREIRE ANDRADE

DISEO DE CIRCUITOS LGICOS COMBINACIONABLES


PROCEDIMIENTO COMPLETO DE DISEO
Cualquier problema lgico puede resolverse mediante el uso del siguiente
procedimiento:
1. Interprete el problema y establezca una tabla de verdad para describir
su operacin.
2. Escribir la expresin boolena en minterms o maxterms.
3. Simplifique la expresin de salida, si es posible; puede utilizar los
teoremas booleanos o Mapa K.
4. Implemente el circuito para la expresin final simplificada.

Ejemplos:

1. Disee un circuito lgico que tenga tres entradas A, B y C y cuya salida


est en ALTO slo cuando la mayora de sus entradas estn en ALTO.

TABLA DE VERDAD

A B C X
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1

EXPRESIN BOOLENA EN MINTERMS O MAXTERMS.


MAPAS KARNAUGH

AB

C 00 01 11 10
0 0 0 1 0

1 0 1 1 1

IMPLEMENTACIN DEL CIRCUITO PARA LA EXPRESIN FINAL


SIMPLIFICADA.

2. Consulte la Figura N1, en donde un convertidor analgico-digital


est monitoreando el voltaje de corriente directa de una batera
de almacenamiento de 12 V en una nave espacial en rbita. La
salida del convertidor es un nmero binario de 4 bits identificado
como ABCD, que corresponde al voltaje de la batera en intervalos
de 1V, en donde A es el MSB. Las salidas binarias del convertidor
se alimentan a un circuito lgico que debe producir una salida en
ALTO siempre y cuando el valor binario sea mayor que
0110(2)=6(10); esto es, que el voltaje de la batera sea mayor que
6 V. Disee este circuito lgico.
Figura N 1

TABLA DE VERDAD

A B C D Z
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 0
0 1 1 0 0
0 1 1 1 1
1 0 0 0 1
1 0 0 1 1
1 0 1 0 1
1 0 1 1 1
1 1 0 0 1
1 1 0 1 1
1 1 1 0 1
1 1 1 1 1

EXPRESIN BOOLENA EN MINTERMS O MAXTERMS.

MAPAS KARNAUGH

AB

CD 00 01 11 10
00 0 0 1 1
01 0 0 1 1
11 0 1 1 1
10 0 0 1 1

IMPLEMENTACIN DEL CIRCUITO PARA LA EXPRESIN FINAL


SIMPLIFICADA

3. Observe la Figura N2. En una copiadora simple, se debe generar


una seal de paro S para detener la operacin de la mquina y
encender una luz indicadora cada vez que exista una de las
siguientes condiciones:
a) Que no haya papel en la bandeja alimentadora; o
b) Que se activen los dos microinterruptores en la ruta del papel,
lo cual indica un atasco.
c) La presencia de papel en la bandeja alimentadora se indica
mediante un nivel ALTO en la seal lgica P. cada
microinterruptor produce una seal lgica (Q y R
respectivamente) que cambia a ALTO cada vez que el pasa por
el interruptor y lo activa. Disee el circuito lgico para producir
un nivel ALTO en la seal de salida S para las condiciones
mencionadas.

Figura N2
TABLA DE VERDAD

A B C X
0 0 0 1
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1
EXPRESIN BOOLENA EN MINTERMS O MAXTERMS.

MAPAS KARNAUGH

PQ

R 00 01 11 10
0 1 1 0 0

1 1 1 1 0

IMPLEMENTACIN DEL CIRCUITO PARA LA EXPRESIN FINAL


SIMPLIFICADA

4. La Figura N3, muestra un diagrama para un circuito de alarma de


automvil que se utiliza para detectar ciertas condiciones
indeseables. Los tres interruptores se utilizan para indicar el estado
de la puerta del lado del conductor, el motor y las luces, en forma
respectiva. Disee el circuito lgico con estos tres interruptores como
entradas, de manera que la alarma se active cada vez que exista
cualquiera de las siguientes condiciones:
a) Las luces estn encendidas mientras que el motor est apagado.
b) La puerta est abierta mientras que el motor est encendido.
Figura N3

TABLA DE VERDAD

L M P A
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 0
1 1 1 1

EXPRESIN BOOLENA EN MINTERMS O MAXTERMS.

MAPAS KARNAUGH

LM

P 00 01 11 10
0 0 0 0 1

1 0 1 1 1

IMPLEMENTACIN DEL CIRCUITO PARA LA EXPRESIN FINAL


SIMPLIFICADA

Vous aimerez peut-être aussi