Vous êtes sur la page 1sur 19

CAPTULO X - TCNICAS DE MODULAO

1. INTRODUO

A palavra MODEM a contrao das palavras Modulador e DEModulador. Modulao, em


geral, um processo em que alguma caracterstica de um sinal (portadora) modificada pela
ao de outro sinal (sinal modulante). A modulao, e conseqentemente a demodulao,
necessria sempre que o sinal a ser transmitido no possui caractersticas compatveis com as
do meio de transmisso a ser utilizado. O processo de demodulao consiste em extrair do sinal
modulado a informao transmitida, em sua forma original (a menos de imperfeies que
possam ser introduzidas no meio de transmisso).
Em comunicao de dados o meio de transmisso mais utilizado a Rede Pblica de
Telefonia, que possui caractersticas apropriadas para a transmisso de sinais de voz. Como a
informao a ser transmitida est na forma digital devemos adapt-la a este meio. Esta
adaptao efetuada atravs da modulao. Assim, o sinal digital a ser transmitido ir modular
uma portadora senoidal (ou seja, a informao agora est na forma analgica), gerando um sinal
modulado com caractersticas melhor adaptadas ao meio. Na recepo, o sinal digital original
recuperado (a menos de possveis erros que possam vir a ocorrer). A figura abaixo ilustra esta
idia.

CANAL
TELEFNICO

Figura 1 - Sistema de Comunicao de Dados.

2. TCNICAS DE MODULAO

Existem vrias tcnicas de modulao de uma portadora senoidal por um sinal digital.
Neste tem, apresentaremos as principais tcnicas utilizadas para transmisso de dados via
canal telefnico.

2.1. FREQUENCY SHIFT KEYING (FSK)

Na modulao FSK o sinal modulante (digital) provoca desvios na freqncia de uma


portadora senoidal. Se o sinal digital binrio (pode assumir apenas dois valores -0 e 1 por
exemplo), o sinal modulado ficar chaveando entre duas freqncias (f1 correspondendo ao
nvel 0 de entrada e f2 correspondendo ao nvel 1). A figura 2 ilustra esta idia.

CEDETEC 1
Figura 2 - Modulao FSK.

O sinal FSK apresenta uma grande facilidade de modulao e demodulao. No entanto,


o mesmo apresenta um desempenho inferior a outras tcnicas de modulao (PSK e QAM).

2.2. PHASE SHIFT KEYING (PSK)

Na modulao PSK a freqncia da portadora no modificada, a informao digital


transportada na fase da mesma. Esse sistema de modulao apresenta desempenho superior
modulao FSK; sendo porm, de implementao mais complexa. Vamos descrever agora, as
vrias formas de modulao PSK utilizadas:

2.2.1. BINARY PHASE SHIFT KEYING (BPSK)

Quando o sinal modulante um sinal digital binrio, o sinal de sada chavear entre
duas fases acompanhando o sinal de entrada. A forma mais usual de implementao da
modulao BPSK termos fases de 0 o e de 180 o (inverso de fase de um estado para outro),
uma fase associada ao nvel 0 e outra ao nvel 1. Este sistema tambm denominado PRK
(Phase Reversal Keying). A figura a seguir ilustra a modulao BPSK.

Figura 3 - Modulao PSK.

2.2.2. QUATERNARY PHASE SHIFT KEYING (QPSK)

Esta tcnica, tambm chamada de PSK em quadratura, corresponde a um sinal M - PSK


com M = 4. Neste caso, o sinal de sada pode assumir 4 fases diferentes, acompanhando o sinal
de entrada. Se o sinal de entrada for binrio (s assume dois nveis), o mesmo deve ser
agrupado em DIBITS (conjunto de dois bis). A cada um dos 4 dibits possveis est associado
uma fase do sinal de sada. A figura 4 ilustra a idia da tcnica QPSK.

CEDETEC 2
Entrada Binria Fase da Sada
0 0 - 135 o
0 1 - 45 o
1 0 +135 o
1 1 + 45o

DIBIT DIBIT DIBIT DIBIT

1 0 0 1 1 1 0 0

Figura 4 - Modulao QPSK.

2.2.3. DIFERENTIAL PHASE SHIFT KEYING (DPSK)

Para demodulao do sinal PSK (BPSK ou QPSK) h necessidade de termos no receptor


um sinal de referncia perfeitamente em fase com a portadora (sinal coerente em fase). Esta
caracterstica faz com que a complexidade do receptor aumente de forma acentuada. Para
escaparmos desta exigncia podemos trabalhar com um sistema de modulao diferencial, que
permite a implementao do receptor de uma forma mais simples.
No sistema diferencial a referncia de fase sempre o bit anterior. Ou seja, a cada
momento a entrada do sinal comparada com a sada anterior, que armazenada com o retardo
de um bit. Se o bit de entrada 0 o sinal de sada est 180 o defasado em relao a sada
referente ao bit anterior, se o bit de entrada for 1 o sinal de sada atual est em fase com o sinal
de sada anterior. A figura a seguir ilustra a idia:

DADO DE
ENTRADA
DPSK
PORTA
XNOR MODULADOR

RETARDO
DE
1 BIT

DADO DE ENTRADA 1 0 1 1 1 0 0 0 1 1 0 1
SADA / PORTA XNOR 0 0 1 1 1 1 0 1 0 0 0 1 1
FASE DE SADA 180 0 0 0 0 180 0 180 180 180 0 0

CEDETEC 3
Figura 5 - Modulao DPSK.

O receptor DPSK compara a fase do ensimo e do ensimo -1 bit. Se as fases so iguais,


uma lgica 1 gerada (+ 5V), caso contrrio gera-se uma lgica 0 (0V). Para o caso anterior,
partindo-se de uma fase inicial de referncia de 180 o teramos:

= = = = = = = = =

ENTRADA DPSK 180 180 0 0 0 0 180 0 180 180 180 0 0


REF

SADA BINRIA 1 0 1 1 1 0 0 0 1 1 0 1

2.2.4. DIFERENCIAL QUATERNATY PSK (DQPSK)

O sistema DQPSK tambm um sistema diferencial, o que leva s mesmas vantagens


discutidas no tem anterior. Neste sistema o sinal de entrada agrupado em dibits e a cada um
dos quatro dibits est associado uma mudana de fase. No padro CCITT V.22 modos I a IV
essas mudanas so:

DIBIT DESLOCAMENTO DE FASE


00 + 90o
01 0o
10 + 180o
11 + 270o
A figura a seguir ilustra a idia da modulao DQPSK.

CEDETEC 4
DIBIT DIBIT DIBIT DIBIT

1 1 0 1 1 0 0 0

270O 0O 180O 90O

Figura 6 - Modulao DQPSK.

2.3. QUADRATURE AMPLITUDE MODULATION (QAM)

Na modulao QAM a informao est contida na fase e na amplitude do sinal modulado.


Vamos tecer alguns comentrios sobre a modulao 16 QAM, que utilizada no padro CCITT
V.22 bis.
Na modulao 16 QAM, os dados de entrada so agrupados em grupos de 4
(QUADRIBIT) bis, o que origina 16 combinaes possveis de entrada. O sinal de sada
(modulado) varia tanto em amplitude quanto em fase, segundo o sinal de entrada, podendo
assumir uma das 16 condies mostradas abaixo, por exemplo:

ENTRADA SADA 16 QAM


0000 0,311V - 135 o
0001 0,850V - 165 o
0010 0,311V - 45o
0011 0,850V - 15o
0100 0,850V - 105 o
0101 1,161V - 135 o
0110 0,850V - 75o
0111 1,161V - 45o
1000 0,311V + 135 o
1001 0,850V + 175 o
1010 0,850V + 45o
1011 0,850V + 15o
1100 0,850V + 105 o
1101 1,161V + 135 o
1110 0,850V + 75o
1111 1,161V + 45 o

3. COMPARAO ENTRE AS VRIAS TCNICAS DE MODULAO

CEDETEC 5
Vamos agora comparar o desempenho das vrias tcnicas descritas acima, de forma a
nos orientar na escolha de uma delas.

3.1. LARGURA DE FAIXA MNIMA E EFICINCIA DE LARGURA DE FAIXA

A eficincia de largura de faixa definida como:

EFIC. DE BW = (TAXA DE TRANSM. - BPS) / (LARG. DE FAIXA MN.)

Este parmetro geralmente normalizado para 1 Hz de largura de faixa, indicando desta


forma o nmero de bis que podem ser transmitidos para cada Hz de largura de faixa.
Agora, veremos como calcular a largura de faixa mnima necessria para transmisso, em
cada uma das tcnicas de modulao:

a) BPSK: BW = (f1 - f2) + fb onde,

f1 = freq. relativa a nvel 1


f2 = freq. relativa a nvel 0
fb = freq. de bis (taxa de bis)

b) BPSK : BW = fb

c) QPSK : BW = fb/2

d) 16 QAM: BW = fb/4

Vamos agora, determinar a eficincia de largura de faixa para cada uma das tcnicas:

a) FSK: EFIC. = fb/[(f1 - f2) + fb] < 1

Por exemplo, para o padro V.21 temos (f1 - f2) = 200 Hz e fb = 300 BPS. Assim, EFIC.
= 0,6.
Para o padro V.23 modo 2 temos (f1 - f2) = 800 Hz e fb = 1200 BPS, levando a EFIC. =
0,6.
Ainda, para o padro V.23 modo 1 temos (f1 - f2) = 400 Hz e fb = 600 Hz, resultando
novamente em EFIC. = 0,6.
Podemos ver assim, que a eficincia de transmisso para os padres CCITT que se
utilizam de modulao FSK de 0,6. Se utilizassemos f1 + f2 menor, teramos uma maior
eficincia de largura de faixa e conseqentemente um melhor aproveitamento do canal de
transmisso. Entretanto, o fato de termos f1 - f2 pequeno dificulta a implementao do MODEM.
Assim, uma soluo de compromisso entre uma maior eficincia de largura de faixa e
complexidade de implementao adotada. Este compromisso implica em termos (f1 - f2) =
(2/3)fb.

b) BPSK: Nesta tcnica temos EFIC. = fb/fb = 1

c) QPSK: Aqui, EFIC. = fb/(fb/2) = 2

d) 16 QAM: Neste tipo de modulao temos EFIC. = fb/(fb/4) o que resulta em EFIC. = 4

CONCLUSES: Como j havamos dito, o principal meio de transmisso utilizado em


comunicao de dados a Rede Pblica de Telefonia. O canal telefnico possui uma largura de
faixa de 3 Khz. Assim, temos uma limitao da taxa de bis que pode ser utilizada para cada uma
das tcnicas de modulao.
CEDETEC 6
Para a modulao FSK, teramos uma taxa mxima terica de 3 Khz x 0,6 = 1.800 bits/s.
Entretanto, a mxima taxa que se pode utilizar na prtica no atinge este valor. Os padres
CCITT que operam em FSK utilizam 300 BPS full-duplex (Obs.: Na transmisso full-duplex pode
haver transmisso de dados nos dois sentidos simultaneamente. Desta forma, o espectro deve
ser dividido para o canal de ida e o canal de volta, levando a mxima taxa terica para 900 bits/s
por canal) e 600 ou 1200 BPS half-duplex (com canal de retorno em 75 BPS).
Para transmisso dos dados em 1200 BPS full-duplex vemos que a modulao FSK no
pode ser utilizada, pos a mxima taxa terica que esta modulao suporta de 900 bits/s por
canal (para uma transmisso full-duplex). Por isso, o padro V.22 que trabalha neste modo (1200
BPS full - duplex) utiliza a tcnica de modulao DQPSK.
Teoricamente poderamos utilizar esta tcnica de modulao em uma transmisso a 2400
BPS full-duplex (j que o limite terico de 3000 BPS full-duplex). Entretanto, devido a limitao
de implantao dos MODEMs, j a 2400 BPS full-duplex o padro CCITT V.22 bis utiliza a
tcnica de modulao 16 QAM.
Finalmente, vemos que a necessidade de velocidade na transmisso dos bis imposta pelo
sistema ser um dos parmetros a ser utilizado na definio da tcnica de modulao a ser
utilizada.

CEDETEC 7
4. BIBLIOGRAFIA

1) MARTIM, James. Systems Analysis for Data Transmission. Prentice-Hall Inc, New Jersey,
1972.

2) BARTEE, Thomas C. Data Communications, Net Works, and Systems. Haward W. Sams &
Co., Indiana, 1985.

3) TOMASI, Wayne. Advanced Electronic Communications Systems. Prentice-Hall Inc. New


Jersey, 1987.

4) FEHER, Dr. Kamilo. Digital Communications, Satellite/Earth Station Engineering. Prentice-Hall


Inc, New Jersey, 1983.

5) OETTING, John D.. A Comparison of Modulation Techniques for Digital Rdio. IEEE
Transactions on Communications, Vol. COM-27, No 12, December, 1979.

6) NYMAN, H. et ali. Evolucin de los Mdems de Datos. Comunicaciones Elctricas, Vol. 57,
No 3, 1982.

7) MUNICH, Steve. Using Single-Chip Modems. Communications International, October, 1984.

8) COX, Chris. The Art of Modem Design. Communications Systems Worldwide, February,
1988.

9) PLAGA, Lorraine J.. A General Analysis of Two FSK Modem Demodulators. IEEE
Transactions on Consumer Electronics, Vol. CE-28, No 4, November, 1982.

10) SHAPIRO, Garry R. et al. A Full Duplex 1200/300 Bit/s Single-Chip CMOS Modem. IEEE
Journal of Solid-State Circuits, Vol. SC-20, No 6, December, 1985.

11) HANSON, Kerry et ali. A 1200 Bit/s QPSK Full Duplex Modem. IEEE Journal of Solid-State
Circuits, Vol. SC-19, No 6, December, 1984.

12) Manuais Tcnicos AMD (American Micro Devices). CHIPs AM 7910, AM 7911 e AM 79CV14.

CEDETEC 8
5. COMPARANDO PSK x QAM:

5.1. QPSK x 4-QAM:

QAM QPSK

2
2

1 1 4 *
2 4 2
2 mdia 2

5.2. 8-PSK x 8-QAM:

8-PSK 8-QAM - 1O EXEMPLO

2
2 1
2
2
1

1 2

2 r 2 r 2 2.r.r.cos 1 2
2 2 2 cos45 2 2 2
2 0586
, 683
,
683
,

CEDETEC 9
QAM - 2o EXEMPLO:

2 2
1

2
2

1 2
2 1 4
2 8
2 2 2
6
L 06
, dB 8PSK

CEDETEC 10
QAM - 3o EXEMPLO:

2
1

1
2

2
2
1 Z
45O
2
X Y

4 1 1 2 x y
1 2
x 2 cos45o 1
1 2
z 2 sen45o 1
4 z2 y2 y 3
2 1 3
4,75 16
, dB 8PSK

CEDETEC 11
6. TAXA DE ERRO DE BIT x MODULAO:

Figura

7. PADRES DE MODULAO:

7.1. CCITT V.21:

CEDETEC 12
- Modem assncrono -300 BPS
- Modulao FSK
- Dois fios - Full-Duplex
- Linha comutada e dedicada (opcional)

Figura

7.2. CCITT V.22:

- Modem sncrono/assncrono
- 1.200 BPS - Full-Duplex -2 fios
- Modulao DQPSK
- Linha comutada ou dedicada (ponto-a-ponto)
- Equalizao fixa
- Scrambler

Figura

7.3. CCITT V.22 BIS:

- Modem sncrono
- 2.400 BPS - Full-Duplex -2 fios
- Modulao 16 QAM
- Linha comutada ou dedicada (ponto-a-ponto)
- Equalizao fixa ou adaptativa
- Scrambler
- Portadoras: 1200 & 2400 Hz

7.4. CCITT V.23:


CEDETEC 13
- Modem assncrono
- 1.200 BPS - Half-Duplex -2 fios
- Canal de retorno a 75 BPS
- Modulao FSK
- Linha comutada

7.5. CCITT V.26:

- Modem sncrono
- 2400 BPS - Full-Duplex -4 fios
- Linha dedicada (ponto-a-ponto ou multiponto)
- Modulao DQPSK
- Canal de retorno (75 BPS - FSK)
- Portadora: 1800 Hz

7.6. CCITT V.26 BIS:

- Modem sncrono
- 2400 BPS - Half-Duplex -2 fios
- Linha comutada
- Modulao DQPSK
- Fall-Back para 1200 BPS
- Equalizao fixa
- Canal de retorno
- Portadora: 1800 Hz
7.7. CCITT V.26 TER:

- Modem sncrono/assncrono
- 2400 BPS - Half ou Full-Duplex -2 fios
- Linha comutada ou dedicada (ponto-a-ponto)
- Modulao DQPSK
- Cancelamento de eco
- Fall-Back para 1200 BPS
- Equalizao fixa ou adaptativa
- Scrambler
- Portadora: 1800 Hz

7.8. CCITT V.27:

- Modem sncrono
- 4800 BPS - Full-Duplex a 4 fios ou Half a 2 fios
- Linha dedicada
- Modulao 8PSK
CEDETEC 14
- Equalizao manual
- Scrambler
- Portadora: 1800 Hz
- Canal de retorno

7.9. CCITT V.27 BIS:

- Modem sncrono
- 4800 BPS - Full-Duplex a 4 fios ou Half a 2 fios
- Linha dedicada
- Modulao 8PSK
- Fall-Back para 2400 BPS
- Equalizao adaptativa
- Scrambler
- Portadora: 1800 Hz
- Canal de retorno

7.10. CCITT V.27 TER:

- Modem sncrono
- 4800 BPS - Half-Duplex -2 fios
- Linha comutada
- Modulao 8PSK
- Fall-Back para 2400 BPS
- Equalizao adaptativa
- Scrambler
- Portadora: 1800 Hz
- Canal de retorno

7.11. CCITT V.29:

- Modem sncrono
- 9600 BPS - Full-Duplex -4 fios
- Linha privada (ponto-a-ponto)
- Modulao 16QAM
- Fall-Back para 7200 e 4800 BPS
- Equalizao adaptativa
- Scrambler
- Portadora: 1700 Hz

7.12. CCITT V.32:

- Modem sncrono
- 9600 BPS - Full-Duplex -2 fios
- Linha comutada ou privada (ponto-a-ponto)
- Modulao: Trelis Coded Modulation
- Cancelamento de eco
- Equalizao adaptativa
- Scrambler
- Portadora: 1800 Hz

8. PRINCPIO DE OPERAO DOS MODEMS:

8.1. TRANSMISSOR:
CEDETEC 15
Figura
8.1.1. CODIFICADOR:

- Altera o cdigo dos dados a serem transmitidos: Podemos utilizar codificao de Gray
ou codificao diferencial, para facilitar a transmisso ou minimizar efeitos de erros.

8.1.2. SCRAMBLER:

- Altera o padro dos dados a serem transmitidos atravs de um embaralhamento


pseudo-aleatrio, de modo a garantir um nmero de transies 0 - 1 suficientes para permitir
a recuperao do clock pelo receptor.

8.1.3. MODULADOR:

- Modifica as caractersticas do sinal de modo a adapt-lo ao meio de transmisso. A


tcnica de modulao utilizada depende da taxa de transmisso e do canal de
comunicao utilizado.

8.1.4. FILTRO:

- Limita o espectro do sinal banda passante do canal de comunicao.

8.1.5. AMPLIFICADOR:

- Ajusta o nvel do sinal transmitido ao mximo permitido pela linha. Este nvel no
deve exceder uma mdia de -13 dBm0, de acordo com a recomendao V.2 do CCITT.

8.1.6. CLOCK:

- Pode ser gerado no modem (e enviado para o terminal) ou gerado pelo terminal (e
enviado para o modem).

8.2. RECEPTOR:
CEDETEC 16
- Alm dos blocos cujas funes so inversas quelas implementadas no transmissor,
temos a funo de recuperao de clock, que permite a demodulao e deteco do sinal;
e a funo de equalizao, que pode ser fixa para modems de velocidade mais baixa, com
ajuste manual para modems de mdia velocidade e com ajuste automtico para
modems mais sofisticados.

- Os blocos apresentados acima (para Tx e Rx) no aparecem em todos os


modems. queles de velocidade mais baixa (particularmente os assncronos) no possuem
circuitos derecuperao de clock, codificadores e decodificadores, Scrambler e
Descrambler. Alm disso, como esses modems normalmente utilizam modulao FSK,
seus circuitos de modulao e demodulao so mais simples.

9. FACILIDADES DE TESTE:

9.1. LOOP ANALGICO LOCAL:

- Tem por objetivo testar o modem local. O sinal proveniente do terminal de dados
codificado, decodificado e retorna ao terminal, ao mesmo tempo em que o sinal proveniente da
linha de transmisso equalizado e novamente transmitido para a linha.

9.2. LOOP DIGITAL LOCAL:

CEDETEC 17
- Tem como objetivo avaliar o ETD local e o cabo de interface. O teste em Loop digital
local faz com que o modem local fornea um retorno do sinal digital proveniente do ETD e ao
mesmo tempo um retorno de dados para o modem remoto.

9.3. LOOP ANALGICO REMOTO:

- Tem como objetivo verificar o funcionamento do modem local e da linha de transmisso.


O teste em Loop analgico remoto faz com que o sinal proveniente do terminal de dados ao
decodificador volte ao terminal de dados ao mesmo tempo em que o sinal proveniente da linha
de transmisso equalizado e novamente transmitido para a linha.

9.4. LOOP DIGITAL REMOTO:

- Tem como objetivo verificar o funcionamento do sistema: Modem local, linha de


transmisso e modem remoto. O teste em Loop digital remoto faz com que o sinal transmitido
pelo modem local passe pela linha de transmisso, entre no modem remoto, seja equalizado,
decodificado, codificado novamente e retorne ao modem local atravs da linha de transmisso.
Ao mesmo tempo, o sinal digital proveniente do ETD remoto retorna ao ETD remoto.

10. MODEMS DIGITAIS (CDIGOS DE LINHA):


CEDETEC 18
- Os equipamentos denominados modems digitais, na verdade, implementam,
normalmente, algum tipo de cdigo de linha, no constitundo desta forma, ao meu ver, um
modem na definio aqui feita.

- Os modems digitais no so prodronizados e possuem taxa de transmisso mxima que


depende da distncia a ser alcanada.

- A transmisso feita em banda base, sendo adequados apenas para uso urbano.

- So mais simples e econmicos que os modems analgicos.

- Os cdigos de linha tem por objetivo adequar o espectro do sinal s caractersticas da


linha (mantendo-o em banda base) e, tambm, garantir um nmero mnimo de transies para
extrao do sinal de clock.

- Os cdigos mais importantes so: AMI, HDB3, CMI e Manchester Diferencial.

Figura

CEDETEC 19

Vous aimerez peut-être aussi