Vous êtes sur la page 1sur 5

Hirarchie numrique plsiochrone

La hirarchie numrique plsiochrone ou PDH (en anglais Plesiochronous Digital


Hierarchy) est une technologie utilise dans les rseaux de tlcommunications afin de
vhiculer les voies tlphoniques numrises. Le terme plsiochrone vient du grec plesio
(proche) et chronos (temps) et reflte le fait que les rseaux PDH utilisent des lments
identiques mais non parfaitement synchroniss : ils ont un mme dbit nominal pour toutes les
artres du mme type mais ce dbit diffre lgrement en fonction de l'horloge de traitement
local.

Les versions europennes et amricaines du systme diffrent lgrement mais reposent sur le
mme principe, nous dcrirons ici le systme europen.

Le transfert de donnes est bas sur un flux 2 048 kbit/s. Pour la transmission de la voix, ce
flux est spar en 30 canaux de 64 kbit/s et 2 canaux de 64 kbit/s utiliss pour la signalisation
et la synchronisation. On peut galement utiliser l'intgralit du flux pour de la transmission
de donne dont le protocole s'occupera du contrle.

Le dbit exact des donnes dans le flux de 2 Mbit/s est contrl par une horloge dans
l'quipement gnrant les donnes. Le dbit exact varie lgrement autour de 2 048 kbit/s (
50 ppm).

Afin d'amener plusieurs flux de 2 Mbit/s d'un point un autre, ils sont combins par
multiplexage en groupes de quatre. Cette opration consiste prendre 1 bit du flux #1 suivi
d'un bit du #2, puis le #3 et enfin le #4. L'quipement metteur ajoute galement des
informations permettant de dcoder le flux multiplex.

Chaque flux de 2 Mbit/s n'tant pas ncessairement au mme dbit, des compensations
doivent tre faites. L'metteur combine les quatre flux en assumant qu'ils utilisent le dbit
maximum autoris. Occasionnellement le multiplexeur essaiera donc d'obtenir un bit qui n'est
pas encore arriv ! Dans ce cas, il signale au rcepteur qu'un bit est manquant ce qui permet la
reconstruction des flux la rception.

La combinaison du multiplexage dcrit permet un dbit de 8 Mbit/s. Des techniques similaires


permettent d'agrger quatre de ces flux pour former des conduits de 34 Mbit/s puis 140 Mbit/s
et enfin 565 Mbit/s.

Ces dbits sont nomms Ei avec :

E1 correspondant 2 048 kbit/s


E2 correspondant 8 Mbit/s
E3 correspondant 34 Mbit/s
E4 correspondant 140 Mbit/s (le plus haut dbit normalis)
560 Mbit/s n'ayant jamais t normalis, bien que mis en uvre sur TAT-9, TAT-10,
liaisons sousmarines transatlantiques 1992)

L'utilisation du PDH se limite le plus souvent 140 Mbit/s aprs quoi on lui prfre la SDH.

Sommaire
1 Trame primaire E1, MIC 30 voies (G704)
2 Le systme PDH (G704)
3 volution vers un systme synchrone SDH (G707)
4 Lexique
5 Voir aussi

Trame primaire E1, MIC 30 voies (G704)


La numrisation tlphonique, entame dans les annes 1970 est maintenant termine en
France. l'poque, pour des raisons de cot, d'encombrement et de consommation, il n'tait
pas possible de numriser les signaux chez l'abonn. La numrisation tait effectue au central
de raccordement pour 30 abonns simultanment.

Le systme utilisait une modulation par impulsion codes (MIC ou PCM en anglais : Pulse
Code Modulation) et un multiplexage temporel ; c'est le principe du MIC 30 voies. Chaque
voie de 1 30 est filtre dans la bande 300 - 3400 Hz (repre T en figure 1) puis
chantillonne 8kHz, soit une priode de 125 s. La trame de 125 s est dcoupe en 32
intervalles de temps (IT) de 3.9s ; les instants chantillonns sont dcals d'une voie sur
l'autre.

Les chantillons analogiques, numriss sur 8 bits, sont ensuite multiplexs temporellement.
La trame de 125 s contient donc 32 octets dont 30 correspondent des voies tlphoniques ;
le dbit utile est alors de 32 * 8 bits * 8000 trames soit 2 048 kbit/s.

| IT_0 | IT_1 IT_15 | IT_16 | IT_17 IT_31 |


+------------------+--------------+----------+---------------+
0 | C1 0 0 1 1 0 1 1 | 15 canaux E0 | 0000SASS | 15 canaux E0 |
1 | 0 1 A S S S S S | | abcdabcd | |
2 | C2 0 0 1 1 0 1 1 | | abcdabcd | |
3 | 0 1 A S S S S S | | abcdabcd | | Sous
multi-trame 1
4 | C3 0 0 1 1 0 1 1 | | abcdabcd | |
5 | 1 1 A S S S S S | | abcdabcd | |
6 | C4 0 0 1 1 0 1 1 | | abcdabcd | |
7 | 0 1 A S S S S S | | abcdabcd |
|__________________
8 | C1 0 0 1 1 0 1 1 | | abcdabcd | |
9 | 1 1 A S S S S S | | abcdabcd | |
10 | C2 0 0 1 1 0 1 1 | | abcdabcd | |
11 | 1 1 A S S S S S | | abcdabcd | |
12 | C3 0 0 1 1 0 1 1 | | abcdabcd | | Sous
multi-trame 2
13 | E1 1 A S S S S S | | abcdabcd | |
14 | C4 0 0 1 1 0 1 1 | | abcdabcd | |
15 | E2 1 A S S S S S | | abcdabcd | |

L'IT_0 est alternativement un mot de verrouillage de trame (MVT/FAW) assurant la


synchronisation, et un octet de service utilis pour la surveillance de la transmission : calcul
d'erreur, alarme distante. L'utilisation du CRC prsente plusieurs avantages : il permet une
protection contre les erreurs d'alignement, mauvaise synchronisation due l'apparition de la
squence FAS dans un IT autre que l'IT_0. Le CRC permet par ailleurs un contrle de la
qualit de communication par mesure de taux d'erreur. Le calcul de CRC est ralis sur 4 bits
avec g(x)=1+x+x^4. Les deux sous multi trames sont alignes avec la squence "001011", le
bit Ei est mis zro lorsqu'un multiplexeur dtecte une erreur CRC sur le bloc de la sous
multi trame prcdente.

L'IT_16 contient la signalisation de 2 voies par trames ; il faut donc 15 trames pour
transporter la signalisation des 30 voies, l'IT16 de la 16e trame vhiculant des informations de
service. l'IT_16 peut constituer ainsi un canal du rseau smaphore indpendamment des
voies tlphoniques. Toutefois, dans certains cas, l'IT_16 peut tre affect au transport d'un
canal 64 kbit/s.

La trame primaire utilise en Amrique dure 125 us mais contient 24 octets de voies et un bit
de synchronisation ; soit un dbit de [(24 * 8) + 1 ]* 8000 trames = 1544 kbit/s. La
signalisation utilise un bit par octet de voie toutes les 6 trames.

L'quipement de rseau qui construit le signal de base E1 est synchronis sur une horloge de
rfrence et construiera le multiplex MIC30 partir de 30 lignes tlphonique E0 ; l'insertion
des signaux E0 dans la trame E1 ne ncessite donc pas de mcanisme de justification ou
d'adaptation de dbit.

Le systme PDH (G704)


Afin de constituer des systmes de dbit plus levs, un multiplexage temporel des trames
MIC est effectu 4 par 4. Dans le rseau actuel, la difficult provient que les diffrentes
trames ne sont pas toujours synchronises. Il faut alors pratiquer le multiplexage plesiochrone.
Les diffrentes trames sont portes un dbit lgrement suprieur au dbit nominal,
permettant ainsi, lorsque cela s'avre ncessaire, l'insertion de bits de justifications qui ne
transportent pas d'information, mais galisent les dbits. Ils sont prcds de bits d'indication
de justification qui spcifient si l'emplacement est occup par une donne ou une justification.
Ces bits sont rpts trois fois pour viter les erreurs.

Le deuxime chelon de la hirarchie numrique, par exemple, est constitu de 4 signaux E1


et prsente un dbit de 8448 kbit/s permettant 120 voies tlphoniques. (2048*4=8192)

La hirarchie numrique plsiochrone est base sur le signal E1 qui est construit de faon
octet, les niveaux suprieurs de la hirarchie sont raliss par multiplexage bit bit de 4
signaux de niveau immdiatement infrieur. Ce mcanisme interdit le reprage direct d'un
signal 64 kbit obligeant dmultiplexer toute la structure.

Chaque niveau suprieur est obtenu en multiplexant 4 affluent de niveau infrieur dans un
dbit nominal lgrement suprieur afin de permettre l'ajout des bits de justification, le mot de
verrouillage (FAW) et les alarmes. Chaque affluent dispose d'un bit d'opportunit de
justification par trame (Ri) Ce bit peut tre soit du bourrage ('0') soit de la donne ; cela est
prcis par les bits d'information de justification Ji. Ils sont au nombre de trois et rpartis dans
la trame afin de minimiser la probabilit d'erreur par un vote majoritaire en rception. "Une
justification positive sera indique par le signal 111, l'absence de justification par le signal
000. La dcision la majorit est recommande" G742.

Le multiplexeur PDH dispose d'une FIFO sur chacun des affluents d'entre ; quand le taux de
remplissage de la FIFO descend sous un certain seuil, le mcanisme ne lit plus de donne et
utilise l'opportunit de justification comme bourrage.
Deux ou quatre bits par trame sont disponibles pour les fonctions de service (A & S). Le bit A
sert vhiculer une alarme l'quipement de multiplexage distante (RAI) en cas de certains
dfauts (LOS, LOF). Les bits S sont quant eux rservs un usage national.

8 448 kbit/s ; Level 2


Group I | 1 1 1 1 0 1 0 0 | 0 0 A S T1T2T3T4 | ... T1T2T3T4 | 212
bits ; 10,6 us
Group II | J1J2J3J4 T1T2T3T4 | T1T2T3T4 T1T2T3T4 | ... T1T2T3T4 | 424
bits ; 21,2 us
Group III | J1J2J3J4 T1T2T3T4 | T1T2T3T4 T1T2T3T4 | ... T1T2T3T4 | 636
bits ; 31,8 us
Group IV | J1J2J3J4 R1R2R3R4 | T1T2T3T4 T1T2T3T4 | ... T1T2T3T4 | 848
bits ; 42,4 us

34 368 kbit/s ; Level 3


Group I | 1 1 1 1 0 1 0 0 | 0 0 A S T1T2T3T4 | ... T1T2T3T4 | 384
bits ;
Group II | J1J2J3J4 T1T2T3T4 | T1T2T3T4 T1T2T3T4 | ... T1T2T3T4 | 768
bits ;
Group III | J1J2J3J4 T1T2T3T4 | T1T2T3T4 T1T2T3T4 | ... T1T2T3T4 | 1152
bits ;
Group IV | J1J2J3J4 R1R2R3R4 | T1T2T3T4 T1T2T3T4 | ... T1T2T3T4 | 1536
bits ; 44,7 us

139 264 kbit/s ; Level 4


Group I | 1 1 1 1 1 0 1 0 | 0 0 0 0 A S S S | ... T1T2T3T4 | 488
bits ;
Group II | J1J2J3J4 T1T2T3T4 | T1T2T3T4 T1T2T3T4 | ... T1T2T3T4 | 976
bits ;
Group III | J1J2J3J4 T1T2T3T4 | T1T2T3T4 T1T2T3T4 | ... T1T2T3T4 | 1464
bits ;
Group IV | J1J2J3J4 T1T2T3T4 | T1T2T3T4 T1T2T3T4 | ... T1T2T3T4 | 1952
bits ;
Group V | J1J2J3J4 T1T2T3T4 | T1T2T3T4 T1T2T3T4 | ... T1T2T3T4 | 2440
bits ;
Group VI | J1J2J3J4 R1R2R3R4 | T1T2T3T4 T1T2T3T4 | ... T1T2T3T4 | 2928
bits ; 21,02 us

Petits calculs : Au niveau 2, 9962 trames de 848 bits dont 50 + 52 + 52 + 51 ou 50 + 52 + 52


+ 52 bits d'affluent soit un dbit minimum de 205*9962 = 2 042 210 bit/s (-5 790 bit/s) et un
dbit maximum de 206*9962 = 2 052 172 bit/s (+4 172 bit/s) Soit un taux nominal de
justification de 0,424

Trame Constitution Dbit Nb de voies Normes associes


TN1-E1 MIC 30 voies 2 048 kbit/s 30 G704 G706
TN2-E2 4 TN1 8 448 kbit/s 120 G741 G742
TN3-E3 4 TN2 34 368 kbit/s 480 G751
TN4-E4 4 TN3 139 264 kbit/s 1920 G751

Ajoutons de faon globale G702, et pour l'aspect interfaces lectriques G703. Synthse des
principales caractristiques des signaux pdh.
- TN1-E1 TN2-E2 TN3-E3 TN4-E4
Dbit 2048 Kbit/s 8 448 kbit/s 34 368 kbit/s 139 264 kbit/s
Tolrance en frquence +- 50ppm +- 30ppm +- 20ppm +- 15ppm
Frame length 256 bits 848 bits 1536 bits 2928 bits
Mot de verrouillage trame 0011011 1111010000 1111010000 111110100000
rapport nominal de justif. - 0.42424 0.43575 0.41912
Interface physique HDB3 HDB3 HDB3 CMI

volution vers un systme synchrone SDH (G707)


L'inconvnient majeur du systme plsiochrone est la ncessit de dmultiplexer tous les
dbits pour accder un 64k spcifique. Dans les annes 1987 1989 apparait une nouvelle
hirarchie numrique internationale de transmission : la Hirarchie numrique synchrone ;
cette hirarchie numrique synchrone (Synchronous Digital Hierarchy) est base sur un dbit
STM1 (Mode de Transfert Synchrone de niveau 1). Les principes de dfinition du STM1 sont
les suivants :

chacun des niveaux plsiochrones (2 - 8 - 34 - 140 Mbit/s) est ajout un en-tte


POH (Path Over Head); il regroupe les informations de service, la justification (gigues
et drapages) et la mesure de qualit de bout en bout.
150 Mbit/s, en plus du POH, un en-tte SOH (Section Over Head) est ajout. Il
permet la synchronisation et le contrle de la qualit de chaque systme de ligne ; il
vhicule par ailleurs des voies de services.