Vous êtes sur la page 1sur 9

OBJETIVO

Familiarizar al estudiante con la utilizacin y funcionamiento de circuitos lgicos


combinacionales que realizan operaciones aritmticas binarias.

1. Consultar las tablas de funcin y distribucin de pines de los circuitos


integrados: 7480, 7482, 7483, 74183, 74283.

7480

Este circuito integrado es un sumador binario completo de 1 bit, con compuertas


complementarias a la entrada, suma complementaria a la salida y Carry invertido a la
salida. Est diseado para media y alta velocidad. El circuito es enteramente
compatible con las familias lgicas DTL y TTL.

7482

Este circuito integrado es un sumador completo que mejora la suma de dos nmeros de
2-bits. La salida Sumatoria esta provista por cada bit y su Carry resultante es obtenida
del segundo bit. Diseado para media y alta
I OUTPUT
velocidad.
N
P
U Tabla de Funcin
T
S Diagrama de Pines
C0=0 C=1
A A B B C C
1 2 1 2 1 2 2 1 2 2
0 0 0 0 0 0 0 1 0 0
1 0 0 0 1 0 0 0 1 0
0 1 0 0 1 0 0 0 1 0
1 1 0 0 0 1 0 1 1 0
0 0 1 0 0 1 0 1 1 0
1 0 1 0 1 1 0 0 0 1
0 1 1 0 1 1 0 0 0 1
1 1 1 0 0 0 1 1 0 1
0 0 0 1 0 1 0 1 1 0
1 0 0 1 1 1 0 0 0 1
0 1 0 1 1 1 0 0 0 1
1 1 0 1 0 0 1 1 0 1
0 0 1 1 0 0 1 1 0 1
1 0 1 1 1 0 1 0 1 1
0 1 1 1 1 0 1 0 1 1
1 1 1 1 0 1 1 1 1 1
7483

El circuito integrado 7483 es un sumador Binario de 4 bits de alta velocidad. El Circuito


integrado recepta dos nmeros binarios de 4 bits a la entrada (A1, A2, A3 y A4) y una
entrada de Carry (C0). Y genera una suma binaria a la salida, junto con un Carry de
salida (C4), desde el bit ms significativo. Este funciona con lgica positiva o negativa.

74183

Este circuito integrado es un sumador completo que tiene salida de Carry Individual, lo
que le permite usar entradas mltiples. Estos circuitos utilizan lgica de transistor a
transistor de alta velocidad. Las series 74 y 74LS estn hechas para operar en
temperaturas desde los 0 a los 70C.

Tabla de Funcin
Diagrama de Pines
INP OUTPUT
UT
S
Cn B A Cn+1
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1

74283

Este circuito Integrado es un sumador completo de 4 bits. Cada salida de la suma, va


acompaado por su respectivo Carry. El sumador lgico junto con el Carry, esta
implementado en su forma verdadera, lo que significa que el Carry final puede ser
realizado sin la necesidad de invertir la lgica.
Tabla de Funcin Diagrama de Pines

2. Consultar las tablas de funcin y distribucin de pines de los circuitos


integrados: 74181, 74381 y 74382.

74181

Este circuito integrado es una unidad lgica aritmtica de 4 bits. El cual permite 16
operaciones aritmticas entre: Suma, resta, Comparacin, Duplicacin, Suma 12 entre
otros. Tambin permite 16 operaciones lgicas entre dos variables como: AND, NAND,
OR, NOR, suma 10 entre otros.

74381 74382

Estos circuitos integrados son Schottky de baja potencia y Unidades Lgicas


Aritmticas (ALUs)/Generador de Funciones Schottky TTL, que ejecuta 8 operaciones
aritmtica/lgicas binarias en dos palabras de 4-bits. Las funciones XOR, AND y OR de
las dos variables Booleanas son proporcionadas sin la necesidad de circuitera externa.
Distribucin de Pines

Tabla de Funcin:
3. Construya un sumador de cuatro bits utilizando un semisumador y tres
sumadores completos en base a compuertas (A-O-N).

Semisumador Sumador completo

Bo Ao So Co Ci Bi Ai Si Cout
0 0 0 0 0 0 0 0 0
0 1 1 0 0 0 1 1 0
1 0 1 0 0 1 0 1 0
1 1 0 1 0 1 1 0 1
1 0 0 1 0
So= Ao Bo 1 0 1 0 1
1 1 0 0 1
Co= AoBo
1 1 1 1 1

Si= Ai BiCi
Cout=Ci BiAi+CiBi Ai+CiBi Ai+CiBiAi
Cout=BiAi+Ci( AiBi)
U1:A
1
0 3
2 0
74LS386

0 U2:A
1
3
2

74LS08
0

0 U1:B
5 U1:C
4 8
6 10
9 0
74LS386
74LS386

0
U2:C
9
8
10 U4:A
1
0 74LS08 3
U2:B 2
4
6 74LS32
5

0 74LS08

0 U1:D
12 U3:A
11 1
13 3
2 0
74LS386
74LS386

U5:A
1
3
2
U4:B
74LS08 4
6
5
U2:D
74LS32
12
11
13

74LS08

U3:B
5 U3:C
4 8
6 10
9 1
74LS386
74LS386

U5:C
9
8
10 U4:C
9
74LS08
8
U5:B 10 0
4
74LS32
6
5

74LS08

4. Usando sumadores binarios de cuatro bits y los mdulos que se consideren


necesarios, disee un sumador de dos dgitos decimales en cdigo BCD. Este
sumador aceptara como entrada ocho bits que representa dos dgitos BCD ms un
acarreo de la etapa anterior. Generar como salida cinco bits que corresponden a
un digito BCD ms un acarreo a la etapa siguiente.

Cuya funcin es:


F=S 3 S2 +S 3 S 1
F=S 3 ( S 2 +S 1 )

Como tenemos que aadir un carry cuando exista:

F=S 3 ( S 2 +S 1 )+ C0
Por lo tanto, el circuito queda:
5. Disear un circuito sumador de dos nmeros de cuatro bits en complemento A-1.
Utilice el circuito integrado 74181.

6. Disear un circuito restador de dos nmeros de cuatro bits en complemento A-2.


Utilice el circuito integrado 74181.
Bibliografa:

Apuntes de clase del Ing. Snchez

Novillo, Carlos. Sistemas Digitales. EPN.

http://html.alldatasheet.com/html-pdf/27999/TI/74LS181/99/4/74LS181.html
http://www.uhu.es/adoracion.hermoso/sist_digit/documentos/Hoja_caract_CI.pdf

Vous aimerez peut-être aussi