Académique Documents
Professionnel Documents
Culture Documents
Amplificadores EC em Cascata
Relatrio referente a experincia realizada no laboratrio
COTUCA
COLGIO TCNICO DE CAMPINAS
1
COTUCA Colgio Tcnico de Campinas
2
Introduo
O transistor muito usado com amplificador de sinais AC, uma das limitaes
nessas aplicaes so as distores no sinal de sada e o ganho (nvel de amplificao)
limitado.
Uma das alternativas para a distoro foi a insero de um resistor (resistncia
linear) no coletor do transistor, esse resistor tende a possuir uma resistncia bem maior
que a resistncia interna do transistor, que no linear, fazendo com que o
comportamento seja mais linear. Essa linearizao faz com que o ganho do sistema
diminua de forma significativa, ento uma das alternativas colocar um amplificador
linearizado em srie com outro, obtendo um ganho total bem maior com poucas
distores.
Experimento
Amplificadores em cascata
Anlise CC
R2 2k 2
Vb= Vcc * Vb= 10 * Vb=1,80V
R1 + R 2 10k + 2k 2
Ve 1,10
Ie= Ie= Ie=1,03mA
Re + re 1068
Ic=Ie Ic=1,03mA
25mV 25mV
Re= Re= 1,03mA Re=24,27
Ie
Zin=R1 // R2 // (+1)(Re+re)
=200
Zin=1.642
Zin=1k64
Zout=Rc
Zout=3k9
Rc 3k 9
A=- A= 24,27 + 68 A=-42.26
Re + re
Zin(1) 1k 64
vent= Vac * vent= 20mV * vent=12,42mV
Zin(1) + Rin 2k 64
Zin (2) 1k 64
vent2= Vout1 * vent2= 0,525 *
Zin( 2) + Zout (1) 1k 64 + 3k 9
vent2=-155mV
RL 1k 2
vout2= Avent 2 * vout2= 6,55 *
RL + Zout ( 2) 1k 2 + 3k 9
vout2=1,545Vpp
Nveis de tenso AC
1 Estgio
Base
O nvel da tenso AC na base deve ser o da entrada do circuito
vb=12,4mVpp
Coletor
O nvel de tenso AC no coletor do primeiro estgio corresponde ao nvel
de sada do mesmo
vc=-155mVpp
Emissor
Ao inserir o resistor de linearizao (re) no circuito, a tenso de entrada
AC aparece no trecho de emissor, produzindo uma corrente AC de emissor.
vent 12,42mV
ie= ie= 24,27 + 68 ie=0,134mA
Re + re
2 Estgio
Base
O nvel da tenso AC na base do segundo estgio tende a ser o mesmo da
sada do primeiro estgio.
vb=-155mVpp
Coletor
O nvel de tenso AC no coletor do segundo estgio corresponde ao nvel
de sada do mesmo
vc=1,545Vpp
Emissor
vent 155mV
ie= ie= 24,27 + 68 ie=-1,67mA
Re + re
A analise AC nos mostra resultados com uma diferena maior que na anlise
CC, mas mesmo assim ainda apresentam
coerncia. importante citar que
existiram algumas problemas nas anlises
do segundo estgio, os sinais de coletor e
de emissor estavam distorcidos, a
distoro pode ter sido causada pela m
polarizao dos transistores e a no
linearidade dos mesmos.
Foto 1
Sinal de coletor do segundo estgio
(sada), note que o sinal possui uma
distoro na parte positiva (superior).
Distoro na sada
re=3900//1200 re=917,64
Icq=1,0mA
Vce=4,88V
Vcc=10V
Vce 4,88
Icq+ 1,03mA+ 917,64 = 6,34mA
re
Vcc 100
=2,04mA
RC + RE + re 3900 + 1000 + 68
Vce+(re*Icq) 4,88+(914,64*1,03mA)=5,82
Como visto no traado da reta de carga do circuito em questo, o sinal de sada
de 1,54Vpp no deveria apresentar distoro ou corte. Uma hiptese para a distoro
encontrada a no linearidade do transistor.
Remoo do capacitor de acoplamento entre os estgios
RC // RL
A= se RL no existir, s ser considerado RC.
re + Re
Referncias
Livro
Eletrnica , Malvino - 1 e 2 edies
Internet
rea de algum na Web
http://www.demic.fee.unicamp.br/~elnatan/ee640/