Vous êtes sur la page 1sur 12

2017

UNIVERSIDAD NACIONAL MAYOR


DE SAN MARCOS

FIEE
MEDICIONES ELECTRNICAS
Circuitos Temporizadores

Profesor:
- Ing. OscarFiltro
Casimiro Pariasca
Digital Pasa-bajo
Integrantes:

- Soto Chang Raisa Michelle


Horario:
Miercoles de 2:00 a 5:00 p.m

-2017-
LABORATORIO DE CIRCUITOS DIGITALES II

LABORATORIO 1
Circuitos Temporizadores
I. OBJETIVO:
1. Utilizar adecuadamente el temporizador 555 y/o 556 y sus dos modos de operacin, ya sea
como un multivibrador astable o como un multivibrador monoestable
2. Utilizar adecuadamente el CI74121, el CI74122 y el CI74123 y sus modos de trabajo, ya sea
como un multivibrador astable o monoestable

II. MATERIALES y EQUIPO :


- Protoboard, cables de conexin.
- CI : LM555 (2) LM556 (1) , 74LS121, 74LS122, 74LS123
- Resistencias: 100, 150, 470, 500, 1K, 1.5K, 3.3K, 6.8K, 10K(2), 18K(2), 47K, 100K, 1M(2),
10M, otros W.
- Condensadores: 0.01F, 0.1F (2), 0.68F, 1F, 2F, 10 F, 25 F, 100 F, otros

CUESTIONARIO PREVIO

1) Analizar el funcionamiento interno del CI. LM555. Describir el uso de sus


terminales.

Este Circuito Integrado (C.I.) es para los experimentadores y aficionados, un dispositivo barato
con el cual pueden hacer muchos proyectos. Este temporizador es tan verstil que se puede
utilizar para modular una seal en Amplitud Modulada (A.M.). Est constituido por una
combinacin de comparadores lineales, flip-flops (biestables digitales), transistor de descarga y
excitador de salida.

2017

1
LABORATORIO DE CIRCUITOS DIGITALES II

Anlisis del funcionamiento interno:

Comparadores: Cuando la tensin umbral aplicado a la patilla 6 (entrada no inversora)


adquiera un nivel superior a los 2/3 del nivel Vcc de la tensin de referencia en el comparador
superior, este cambiara su estado pasado la salida a +Vsat.

Si la tensin de disparo aplicado externamente a la patilla 2,que se encuentra normalmente a


potencial +Vcc, desciende a un valor inferior al d referencia(1/3 de Vcc),el conmutador inferior
conmuta su salida a un nivel igual +Vsat, luego los comparadores nos dan dos niveles uno alto y
el otro bajo.

Descarga: Entre colector y emisor se producir la descarga de un condensador externo que se


conecta a la patilla 7 cuando su base quede polarizado directamente gracias al nivel (+) que
suministrar la salida del bi estado.

Transistor (Reset): Cuando se introduce un nivel < 1v en su base entra en saturacin cuando
aplicado el potencial (+) interno de la polarizacin de su emisor a la entrada y la base de Q2, el
terminal 3 pasara a nivel bajo con independencia del estado de los comparadores, y asimismo el
Q2 entra en saturacin quedando el circuito inhibido ante cualquier cambio que se pueda
producir en su entrada en tanto no se le restituya al potencial (+) original de la patilla 4.

Control de tensin: Permite alterar la referencia interna del tiristor resistivo al serle aplicada
una tensin exterior. es til en realizacin de moduladores de frecuencia a partir de una tensin
de control variable.

Cuando no se utiliza se suele conectar un condensador entre la mencionada patilla, con el fin de
aislar de las posible perturbaciones parasitas que podran afectar el comportamiento del
conjunto si este terminal quedara al aire. Usualmente el valor tpico del condensador a conectar
es de 10nF.

2017

2
LABORATORIO DE CIRCUITOS DIGITALES II

Descripcin de las terminales:

GND (pin 1): Es el polo negativo de la alimentacin; tierra.

Disparo (pin 2): Es en esta patilla, donde se establece el inicio del tiempo de retardo, si
el 555 es configurado como monostable. Este proceso de disparo ocurre cuando este pin
va por debajo del nivel de 1/3 del voltaje de alimentacin. Este pulso debe ser de corta
duracin, pues si se mantiene bajo por mucho tiempo la salida se quedar en alto hasta
que la entrada de disparo pase a alto otra vez.

Salida (pin 3): Aqu veremos el resultado de la operacin del temporizador, ya sea que
est conectado como monostable, astable u otro. Cuando la salida es alta, el voltaje ser
el voltaje de alimentacin (Vcc) menos 1.7 Voltios. Esta salida se puede obligar a estar
en casi 0 voltios con la ayuda de la patilla de reset (normalmente la 4).

Reset (pin 4): Si se pone a un nivel por debajo de 0.7 Voltios, pone la patilla de salida a
nivel bajo. Si por algn motivo esta patilla no se utiliza hay que conectarla a Vcc para
evitar que el 555 se "resetee".

Control de voltaje (pin 5): Cuando el temporizador se utiliza en el modo de


controlador de voltaje, el voltaje en esta patilla puede variar casi desde Vcc (en la
prctica como Vcc -1 voltio) hasta casi 0 V (aprox. 2 Voltios). As es posible modificar
los tiempos en que la salida est en alto o en bajo independiente del diseo (establecido
por las resistencias y condensadores conectados externamente al 555). El voltaje
aplicado a la patilla de control de voltaje puede variar entre un 45 y un 90 % de Vcc en
la configuracin monostable. Cuando se utiliza la configuracin astable, el voltaje
puede variar desde 1.7 voltios hasta Vcc. Modificando el voltaje en esta patilla en la
configuracin astable causar la frecuencia original del astable sea modulada en
frecuencia (FM). Si esta patilla no se utiliza, se recomienda ponerle un condensador de
0.01F para evitar las interferencias.

2017

3
LABORATORIO DE CIRCUITOS DIGITALES II

Umbral (pin 6): Es una entrada a un comparador interno que tiene el 555 y se utiliza
para poner la salida a nivel bajo.

Descarga (pin 7): Utilizado para descargar con efectividad el condensador externo
utilizado por el temporizador para su funcionamiento.

V+ (pin 8): Tambin llamado Vcc, alimentacin, es el pin donde se conecta el voltaje
de alimentacin que va de 4.5 voltios hasta 18 voltios (mximo). Hay versiones
militares de este integrado que llegan hasta 18 Voltios.

2) Explicar los tres estados posibles de un temporizador 555 (alto, bajo y memoria).
Cmo estn controlados por los terminales de disparo y de umbral? Describir el
uso de los dems terminales.

Cuando el temporizador se encuentra con salida en alto es porque los terminales de disparo
y de umbral se encuentran en bajo.
Cuando el temporizador se encuentra con salida en bajo es porque los terminales de disparo
y de umbral se encuentran en alto.
El temporizador se encuentra en un estado de memoria cuando los terminales oscilan entre
los valores de Vcc/3 y 2Vcc/3.
Descripcin de las terminales:
GND : Es el polo negativo de la alimentacin; tierra.

Salida: Aqu veremos el resultado de la operacin del temporizador, ya sea que est
conectado como monostable, astable u otro. Cuando la salida es alta, el voltaje ser el
voltaje de alimentacin (Vcc) menos 1.7 Voltios. Esta salida se puede obligar a estar en
casi 0 voltios con la ayuda de la patilla de reset (normalmente la 4).

Reset: Si se pone a un nivel por debajo de 0.7 Voltios, pone la patilla de salida a nivel bajo. Si
por algn motivo esta patilla no se utiliza hay que conectarla a Vcc para evitar que el 555 se
"resetee".
Control de voltaje : Cuando el temporizador se utiliza en el modo de controlador de
voltaje, el voltaje en esta patilla puede variar casi desde Vcc (en la prctica como Vcc -
1 voltio) hasta casi 0 V (aprox. 2 Voltios). As es posible modificar los tiempos en que
la salida est en alto o en bajo independiente del diseo (establecido por las resistencias
y condensadores conectados externamente al 555). El voltaje aplicado a la patilla de
control de voltaje puede variar entre un 45 y un 90 % de Vcc en la configuracin
monostable. Cuando se utiliza la configuracin astable, el voltaje puede variar desde 1.7
voltios hasta Vcc. Modificando el voltaje en esta patilla en la configuracin astable
causar la frecuencia original del astable sea modulada en frecuencia (FM). Si esta
patilla no se utiliza, se recomienda ponerle un condensador de 0.01F para evitar las
interferencias.

2017

4
LABORATORIO DE CIRCUITOS DIGITALES II

Descarga : Utilizado para descargar con efectividad el condensador externo utilizado


por el temporizador para su funcionamiento.

Vcc: Alimentacin. Es el pin donde se conecta el voltaje de alimentacin que va de 4.5


voltios hasta 18 voltios (mximo). Hay versiones militares de este integrado que llegan
hasta 18 Voltios.

3) Determinar en forma analtica la frecuencia de la seal de salida de un CI


555 trabajando como multivibrador astable. Cmo se calcula el Ciclo de
Trabajo? Calcular los tiempos en alto y bajo de la seal de salida del circuito del
experimento. Cul es la frecuencia de salida.

Multivibrador astable: Este tipo de funcionamiento se caracteriza por una salida con
forma de onda cuadrada (o rectangular) continua de ancho predefinido por el diseador
del circuito. La seal de salida tiene un nivel alto por un tiempo t1 (Tc=tiempo de carga)
y un nivel bajo por un tiempo t2 (Td=tiempo de descarga). La duracin de estos tiempos
depende de los valores de R1, R2 y C, segn las frmulas siguientes:

(en segundos)

(en segundos)

La frecuencia con que la seal de salida oscila est dada por la frmula:

El perodo es simplemente:

Si lo que queremos es un generador con frecuencia variable, debemos variar la capacidad


de condensador, ya que si el cambio lo hacemos mediante las resistencias R1 y/o R2,
tambin cambia el ciclo de trabajo o ancho de pulso (DC(%)) de la seal de salida segn
la siguiente expresin:

0.693(1 + 2)
(%) = 100% = 100%
0.693(1 + 2 2)

1 + 2
(%) = 100%
1 + 2 2

Si se requiere una seal cuadrada donde el ciclo de trabajo (DC%) sea del 50%, es decir
que el tiempo t1 sea igual al tiempo t2, es necesario aadir un diodo en paralelo con R2
segn se muestra en la figura. Ya que, segn las frmulas, para hacer t1 = t2 sera
necesario que R1 fuera cero, lo cual en la prctica no funcionara.

2017

5
LABORATORIO DE CIRCUITOS DIGITALES II

Para el circuito del experimento tenemos los siguientes tiempos:

En alto:

= 0.693 (1 + 2) = 0.693 (10 106 + 1 106 ) 0.68 106

= 0.693 (11) 0.68 = 5.184

En bajo:

= 0.693 2 = 0.693 1 106 0.68 106

= 0.693 0.68 = 0.471


1.443 1.443
La frecuencia es: = (1+22) = 120.68 = 0.177 z

4) Determinar en forma analtica el tiempo de duracin del pulso de salida de un CI


555 trabajando como multivibrador monoestable. Calcular los tiempos de
duracin del pulso de salida del circuito del experimento.

Multivibrador monoestable: En este caso el circuito entrega a su salida un solo pulso de un


ancho establecido por el diseador.
La frmula para calcular el tiempo de duracin (tiempo en el que la salida est en nivel alto) es:

(en segundos).
(en segundos).

Ntese que es necesario que la seal de disparo, en la terminal #2 del 555, sea de nivel bajo y de
muy corta duracin para iniciar la seal de salida.

Para el circuito del experimento tenemos el tiempo del pulso:

= 1.1 = 1.1 10 106 0.68 106


= 1.1 10 0.68 = 7.48

2017

6
LABORATORIO DE CIRCUITOS DIGITALES II

5) Explicar el uso y aplicaciones del CI 74LS121, como multivibrador astable y


monoestable. Mostrar la dependencia del ancho de salida en funcin de los
valores de la resistencia y del condensador externos.

EL CI 74121 es un multivibrador monoestable con entradas schmitt trigger que se rige por la
siguiente tabla:

Un ejemplo de timer monoestable con el 74LS121 es el siguiente:

La dependencia del ancho de salida en funcin de los valores de la resistencia y del condensador
externos se muestra en la siguiente grfica:

2017

7
LABORATORIO DE CIRCUITOS DIGITALES II

6) Explicar el uso del CI 74LS122 y 74LS123 como un multivibrador astable y como


un monoestable. Mostrar la dependencia del ancho de salida en funcin de los
valores de la resistencia y del condensador externo.

El CI 74LS122 es un multivibrador monoestable redisparable que acta segn la siguiente tabla:

El CI 74LS123 es un multivibrador monoestable redisparable dual que acta de igual manera


que el 74LS122 solo que este tiene dos multivibradores monoestables redisparables.

Un ejemplo de timer astable con el 74LS123 es el siguiente:

2017

8
LABORATORIO DE CIRCUITOS DIGITALES II

La dependencia del ancho de salida en funcin de los valores de la resistencia y del


condensador externos se muestra en la siguiente grfica:

7) Calcular y dibujar el circuito de un monoestable que genere un pulso de salida con


un tiempo de duracin de 1 segundo.

La duracin del pulso se calcula as:

= 1.1 1 1 = 1.1 200 103 4.7 106


= 1.1 2 0.47 = 1
El circuito sera el siguiente:

2017

9
LABORATORIO DE CIRCUITOS DIGITALES II

8) Analizar los circuitos de la parte experimental.

Para el circuito astable tenemos el siguiente anlisis:

Tenemos los siguientes tiempos:

En alto:

= 0.693 (1 + 2) = 0.693 (10 106 + 1 106 ) 0.68 106

= 0.693 (11) 0.68 = 5.184

En bajo:

= 0.693 2 = 0.693 1 106 0.68 106

= 0.693 0.68 = 0.471


1.443 1.443
La frecuencia es: = (1+22) = 120.68 = 0.177

1 1
El periodo es: = = 0.177 = 5.65

Para el circuito monoestable tenemos el siguiente anlisis:

= 1.1 = 1.1 10 106 0.68 106

= 1.1 10 0.68 = 7.48


1 1
= = = 0.13
7.48

2017

10
LABORATORIO DE CIRCUITOS DIGITALES II

9) Analizar el funcionamiento interno del CI. LM556. Describir el uso de sus


terminales.

Otro circuito integrado muy popular, derivado directamente del temporizador 555, es el
temporizador 556, cuya nica diferencia de su predecesor es que incorpora en el mismo paquete
dos temporizadores 555 en lugar de uno solo, los cuales trabajan de manera independiente y
tienen en comn nicamente las conexiones a la fuente de poder, como puede apreciarse en el
diagrama del timer LM556 fabricado por National Semiconductor:

Para proyectos pequeos, la diferencia entre el costo de un timer 555 y un timer 556 es tan poca
que bien vale la pena la adquisicin de un 556 en lugar de un 555 con tal de tener la flexibilidad
de poder utilizar dos temporizadores disponibles en el mismo paquete en lugar de uno solo.

BIBLIOGRAFA

Sistemas digitales. Principios y aplicaciones. Dcima edicin Ronald J. Tocci,


Neal S. Widner, Gregory L. Moss

www.datasheetcatalog.org

2017

11

Vous aimerez peut-être aussi