Vous êtes sur la page 1sur 4

Laboratorio N 1: CIRCUITOS ENCLAVADORES

Y DOBLADORES DE VOLTAJE
Facultad de Ingeniera Elctrica y Electrnica, Universidad Nacional de Ingeniera
Lima, Per

Abstract Per applicazioni particolari a VP (in) 0.7V que por superposicin cambie
come ad esempio l'estrazione devono el nivel DC de la seal de entrada.
tensioni continue molto elevate per
separare le impurit da metalli preziosi.
Para calcular la constante de tiempo de carga y
Per progettare queste fonti di tensione descarga del condensador del se emplea la
deve collegare una rete di condensatori e frmula:
diodi a seconda della quantit di tensione
T= RC
all'uscita vogliamo. Questi circuiti sono
chiamati moltiplicatore di tensione e Una regla prctica de diseo es hacer que la
funzionano a solo bassa potenza. constante de tiempo RC sea 10 veces el valor
del periodo de la seal de entrada.

I. OBJETIVO

Estudiar las caractersticas de funcionamiento


de los circuitos enclavadores (o fijadores) y
dobladores de voltaje.

II. MARCO TEORICO

El circuito sujetador de nivel positivo funciona


de la siguiente forma:
Durante los semiciclos negativos el diodo esta III. EQUIPO Y MATERIALES
polarizado en directa permitiendo que el
capacitor C se cargu aproximadamente a VP 01 Resistor de 100K, 0.5W.
(in) 0.7V donde VP (in) es el voltaje pico de 02 Diodos 1N4004.
la seal de entrada. Despus del pico negativo 02 Condensadores de 0.33F, 50V,
el diodo queda polarizado en inversa y esto es sin polaridad.
porque la carga positiva adquirida por el 01 Juego de alambres.
condensador bloquea al ctodo del diodo y 03 Puntas de prueba coaxial.
busca descargarse a travs de R. Cables con bananas.
La idea es que el capacitor no se descargue 01 Osciloscopio TEKTRONIX COLOR.
totalmente cuando el diodo est en inversa para 01 Maqueta de trabajo.
as mantener una corriente continua aproximada Cables de conexin.
IV. CUESTIONARIO

1 Haga una tabla comparando los valores 2 Por qu en el paso 3, la tensin DC es


tericos con los valores experimentales. mayor que la tensin pico de entrada?

Los valores tericos se pueden obtener Si el voltaje de entrada es alterno, el capacitor y


mediante una simulacin, obteniendo as un el diodo ubicados de esa forma harn que el
margen de error muy pequeo. voltaje de salida sea continuo.

Los valores marcados por los multmetros nos


darn los valores tericos. Luego, la tabla
comparativa es:

El nuevo voltaje vendra a ser:


= + ()
Donde:
() = ()
Luego el voltaje en DC medido por el
multmetro en la salida sera el voltaje promedio
Valor Valor de la onda superior, siendo este mayor que el
Terico Experimental voltaje pico de la seal de entrada (onda
Vab -18.35 -18.4 inferior).
Vbc 18.32 18.4
3 Por qu la tensin DC, en el paso 7 es
positiva?
Al pasar la comba positiva de la seal de
entrada, el diodo D1 se convierte en un
cortocircuito ya que el capacitor por estar
descargado es tambin un cortocircuito.
Al ocurrir esto, el capacitor se carga a valores
cercanos al pico (positivo) de la seal de
entrada.
Al disminuir la seal de entrada del valor pico,
el capacitor no lo puede hacer tan rpidamente,
entonces, este quedara cargado a un valor
cercano al pico.
Cuando la seal de entrada empieza a bajar
hasta el valor valle (mnimo valor de la seal),
el diodo D2 se convertir en un cortocircuito, y
el diodo D1 ser un circuito abierto. El capacitor
que se encuentra descargado en serie con el D2,
se empezara a cargar; pero este se cargar al
Valor Valor doble del valor del valle; esto ya que el primer
Terico Experimental capacitor contribuir a la carga del segundo, por
Vab 22.33 22.2 estar ya cargado.
Vbe -22.32 -22.17
Vcd 22.36 22.23 Ya comentado esto, nos ubicamos en el valor
Vde -44.69 -44.3 medido en el paso 7; entre los extremos del
diodo. Al estar cargados los capacitores, estos
provocaran un corrimiento de voltaje entre los
extremos del diodo; pero debido a que el
segundo capacitor se encuentra cargado con
mayor valor que el primero, la tensin que
medir en el diodo ser la seal de entrada
corrida hacia arriba con un valor igual (en
teora) al valor pico de entrada; esto se
observara con mayor detalle en la simulacin de
la seal medida en el diodo 2 (D2).
Debido a que el voltaje medido del diodo esta
aumentado en el valor del voltaje pico, esto
provoca que la seal este prcticamente por
En esta imagen se puede apreciar la simulacin
encima de la recta horizontal que representa en
del circuito enclavador de voltaje.
voltaje 0; al no tener cavidades negativas, no se
puede esperar un voltaje negativo; ni el eficaz
ni la media.
4 Qu error hay entre los valores tericos
con los experimentales?
El clculo del error porcentual se realiza de la
siguiente manera:


(%) = 100%

En la siguiente imagen se puede ver la forma de


Valor Valor Error(%) onda de la entrada (Celeste) y la forma de onda en
Terico Experimental la salida (Verde).
Vab 22.33 22.2 0.58%
Vbe -22.32 -22.17 0.67%
Vcd 22.36 22.23 0.58%
Vde -44.69 -44.3 0.87%

Se observa que se obtuvieron buenos clculos


con bajos porcentajes de error. Ello pudo ser
debido al buen funcionamiento de los
materiales como por ejemplo el multmetro, el
osciloscopio, los diodos, etc.

5 Haga los grficos de las formas de onda en


En la siguiente imagen se puede ver la forma de
los circuitos. onda de la entrada (Celeste) y la forma de onda en
el capacitor (Violeta).
En esta imagen se puede apreciar la simulacin En la siguiente imagen se puede ver la forma de
del circuito doblador de voltaje. onda de la entrada (Celeste) y la forma de onda en
el capacitor 1 (Amarillo).

V. OBSERVACIONES Y CONCLUSIONES

- Estamos trabajando con diodos de


silicio, en contraste con la teora estos
no tienen el voltaje umbral de 0.7 V si
no 0.45 V aproximadamente, esto
origina cadas de tensin que son
apreciables en 1 V como amplitud de
tensin de entrada. Idealmente para
un circuito enclavador la tensin de
En la siguiente imagen se puede ver la forma de salida debera ser 1V en corriente DC.
onda de la entrada (Celeste), la forma de onda en el
capacitor 2 (Amarillo) y la forma de onda en el - Se estudi el funcionamiento de los
diodo 1 (Verde).
circuitos enclavadores, aprendiendo
como desplaza la seal alterna hacia un
nivel positivo de tensin continua.
- Para los circuitos dobladores, no se
llega instantneamente al doble del
valor mximo de la seal. Esta recin se
alcanza despus de un nmero
determinado de ciclos.

VI. BIBLIOGRAFIA

[1]http://www.sc.ehu.es/sbweb/electronica/elec_basi
ca/tema4/Paginas/Pagina18.htm
En la siguiente imagen se puede ver la forma de
onda de la entrada (Celeste) y la forma de onda en [2]http://www.sc.ehu.es/sbweb/electronica/elec_basi
el diodo 2(Verde). ca/tema4/Paginas/Pagina18.htm

[3]https://es.wikipedia.org/wiki/Limitador

Vous aimerez peut-être aussi