Vous êtes sur la page 1sur 3

CAP06_FLOYD.

qxd 18/05/2006 20:25 Pgina 397

PROBLEMAS 397

12. Para el comparador de 4 bits de la Figura 6.80, dibujar cada forma de onda de salida para las
entradas que se muestran. Las salidas son activas a nivel ALTO.

A0 COMP
A0 0
A1
A1
A
A2 A2
A3 3
A3
A>B A>B
VCC A=B A=B
B0
A<B A<B
B1 B0 0
B1
B2 B
B2
B3 B3 3

74HC85 FIGURA 6.80

13. Para los siguientes grupos de nmeros binarios, determinar los estados de salida para el com-
parador de la Figura 6.22.
(a) A3A2A1A0 = 1100; B3B2B1B0 = 1001
(b) A3A2A1A0 = 1000; B3B2B1B0 = 1011
(c) A3A2A1A0 = 0100; B3B2B1B0 = 0100

SECCIN 6.5 Decodificadores


14. Cuando en la salida de cada puerta de decodificacin de la Figura 6.81 hay un nivel ALTO,
cul es el cdigo binario que aparece en sus entradas? El bit ms significativo (MSB) es A3.

A0
A0
A1
A1
A2 A2
A3 A3

(a) (b)

A0

A1
A0
A1 A2
A2
A3 A3

(c) (d) FIGURA 6.81

15. Cul es la lgica de decodificacin para cada uno de los siguientes cdigos, si se requiere una
salida activa a nivel ALTO (1)?
(a) 1101 (b) 1000 (c) 11011 (d) 11100
(e) 101010 (f) 111110 (g) 000101 (h) 1110110
16. Resolver el Problema 13, suponiendo que se requiere una salida activa a nivel BAJO (0).
CAP06_FLOYD.qxd 18/05/2006 20:25 Pgina 398

398 FUNCIONES DE LA LGICA COMBINACIONAL

17. Se desea detectar nicamente la presencia de los cdigos 1010, 1100, 0001 y 1011. Para indi-
car la presencia de dichos cdigos se requiere una salida activa a nivel ALTO. Desarrollar la
lgica de decodificacin mnima necesaria que tenga una nica salida que indique cundo
cualquiera de estos cdigos se encuentra en las entradas. Para cualquier otro cdigo, la salida
ha de ser un nivel BAJO.
18. Si se aplican las formas de onda de entrada a la lgica de decodificacin de la Figura 6.82,
dibujar las formas de onda de salida en funcin de dichas entradas.

A0
A0
A1
A1 Y
A2

A2
FIGURA 6.82

19. Se aplican secuencialmente nmeros BCD al decodificador BCD-decimal de la Figura 6.83.


Dibujar un diagrama de tiempos que muestre cada salida en relacin con el resto de las sea-
les de salida y con las de entrada.

BCD/DEC
0
A0 1
2
A0 1
A1 3
A1 2
4
A2 A2 4
5
A3 8
A3 6
7
8
9

74HC42 FIGURA 6.83

20. Un decodificador/excitador de 7-segmentos controla el display de la Figura 6.84. Si se aplican


las formas de onda de entrada que se muestran, determinar la secuencia de dgitos que apare-
ce en el display.

BCD/7-seg
A0
a
A1 A0 1 b
A1 2 c
A2
A2 4 d
A3 A3 8 e
f
g

FIGURA 6.84
CAP06_FLOYD.qxd 18/05/2006 20:25 Pgina 399

PROBLEMAS 399

SECCIN 6.6 Codificadores


21. Suponer que el codificador lgico decimal-BCD de la Figura 6.38 tiene las entradas 3 y 9 a
nivel ALTO. Cul es el cdigo de salida? Es ste un cdigo BCD (8421) vlido?
22. Un decodificador 74HC147 tiene niveles BAJOS de tensin en sus pines 2, 5 y 12. Qu cdi-
go BCD aparece en las salidas si todas las dems entradas estn a nivel ALTO?

SECCIN 6.7 Convertidores de cdigo


23. Convertir a BCD los siguientes nmeros decimales y luego a binario.
(a) 2 (b) 8 (c) 13
(d) 26 (e) 33
24. Explicar la lgica requerida para convertir a cdigo Gray un nmero binario de 10 bits, y uti-
lizar esta lgica para convertir los siguientes nmeros binarios:
(a) 1010101010 (b) 1111100000
(c) 0000001110 (d) 1111111111
25. Explicar la lgica requerida para convertir a binario un cdigo Gray de 10 bits y utilizar esta
lgica para convertir a binario los siguientes cdigos Gray:
(a) 1010000000 (b) 0011001100
(c) 1111000111 (d) 0000000001

SECCIN 6.8 Multiplexores (selectores de datos)


26. En el demultiplexor de la Figura 6.85, determinar la salida para los siguientes estados de entra-
da: D0 = 0, D1= 1, D2= 1, D3= 0, S0 = 1, S1 = 0

MUX
S0 0
G 03
S1 1
D0 0
Y
D1 1
D2 2
D3 3

FIGURA 6.85

27. Si las entradas de seleccin de datos del multiplexor de la Figura 6.85 se secuencian tal y como
se muestra en las formas de onda de la Figura 6.86, determinar la forma de onda de salida para
los datos de entrada del Problema 26.

S0

S1
FIGURA 6.86

28. Las formas de onda mostradas en la Figura 6.87 se aplican a las entradas de un multiplexor de
ocho entradas 74LS151. Dibujar la seal de salida Y.

SECCIN 6.9 Demultiplexores


29. Desarrollar el diagrama de tiempos completo (entradas y salidas) de un 74HC154 utilizado en
una aplicacin de demultiplexacin en el que las entradas son las siguientes: las entradas de
seleccin de datos toman, de forma repetitiva y secuencialmente, los valores generados por un

Vous aimerez peut-être aussi