Académique Documents
Professionnel Documents
Culture Documents
NRC: 3695
1. Objetivo
2. Marco Terico
OPERADORES LGICOS
NOT AND OR
Funcionamiento: Cuando la entrada est Funcionamiento: La salida X es un nivel Funcionamiento: La salida X es un nivel
en un nivel BAJO, la salida est en un nivel ALTO si A y B estn en nivel ALTO, ALTO si A o B, o ambas estn en nivel alto.
ALTO; y viceversa. Si A es la entrada, la mientras que si A o B o ambas estn en Si ambas entradas estn en BAJO la salida
salida es . BAJO la salida es un nivel BAJO. estar en un nivel BAJO.
XNOR AND
COMPUERTAS
LGICAS Y
COMPUERTAS
LGICAS
COMBINADAS
NOR OR
NAND XOR
Existen dos
formas
algebraicas
= + = ( + + ) ( + + )
min Trmino: si un producto contiene cada Max trmino: si una suma contiene
una de las variables exactamente una vez, cada una de las variables exactamente
ya sea complementada o sin complementar, una vez, ya sea complementada o sin
se le llama min trmino a ese producto. complementar.
Cogemos los 1 de la variable de salida de la Cogemos los 0 de la variable de salida
tabla de verdad. de la tabla de verdad.
MAPAS K
B
S1
S2 C
S3
CLASIFICACIN W
DE
S4 X
EQUIPAJE
S5
Y
VARIABLES DE ENTRADA
0 Posicin abajo 1
Switch S1 1 Posicin arriba 1
0 Posicin abajo 2
Switch S2
1 Posicin arriba 2
0 Posicin abajo 3
Switch S3 1 Posicin arriba 3
1 ON
Ciudad A 0 OFF
1 ON
Ciudad B 0 OFF
1 ON
Ciudad C
0 OFF
1 ON
Compaa W
0 OFF
1 ON
Compaa X
0 OFF
1 ON
Compaa Y
0 OFF
1 ON
Compaa Z
0 OFF
5. Tabla de verdad
VARIABLES DE
VARIABLES DE SALIDA
ENTRADA
S1 S2 S3 S4 S5 A B C W X Y Z
0 0 0 0 0 1 0 1 1 1 1 1
0 0 0 0 1 1 0 1 1 1 1 1
0 0 0 1 0 1 0 1 1 1 1 1
0 0 0 1 1 1 0 1 1 1 1 1
0 0 1 0 0 1 1 0 1 0 0 1
0 0 1 0 1 1 1 0 1 0 1 0
0 0 1 1 0 1 1 0 0 1 0 1
0 0 1 1 1 1 1 0 0 1 1 0
0 1 0 0 0 1 0 1 1 1 1 1
0 1 0 0 1 1 0 1 1 1 1 1
0 1 0 1 0 1 0 1 1 1 1 1
0 1 0 1 1 1 0 1 1 1 1 1
0 1 1 0 0 1 0 0 0 0 0 1
0 1 1 0 1 1 0 0 0 0 1 0
0 1 1 1 0 1 0 0 0 0 0 1
0 1 1 1 1 1 0 0 0 0 1 0
1 0 0 0 0 1 1 1 1 1 1 1
1 0 0 0 1 1 1 1 1 1 1 1
1 0 0 1 0 1 1 1 1 1 1 1
1 0 0 1 1 1 1 1 1 1 1 1
1 0 1 0 0 1 1 0 1 1 1 1
1 0 1 0 1 1 1 0 1 1 1 1
1 0 1 1 0 1 1 0 1 1 1 1
1 0 1 1 1 1 1 0 1 1 1 1
1 1 0 0 0 1 0 1 1 0 0 1
1 1 0 0 1 1 0 1 1 0 1 0
1 1 0 1 0 1 0 1 0 1 0 1
1 1 0 1 1 1 0 1 0 1 1 0
1 1 1 0 0 1 0 0 1 0 0 0
1 1 1 0 1 1 0 0 1 0 0 0
1 1 1 1 0 1 0 0 0 1 0 0
1 1 1 1 1 1 0 0 0 1 0 0
Funcin C
S2 S3 00 01 11 10 S2 S3 00 01 11 10
S4 S5 S4 S5
00 1 0 0 1 00 1 0 0 1
01 1 0 0 1 01 1 0 0 1
11 1 0 0 1 11 1 0 0 1
10 1 0 0 1 10 1 0 0 1
1 = 0 1 = 1
=
Funcin W
S2 S3 00 01 11 10 S2 S3 00 01 11 10
S4 S5
S4 S5
00 1 1 0 1 00 1 1 1 1
01 1 1 0 1 01 1 1 1 1
11 1 0 0 1 11 1 1 0 0
10 1 0 0 1 10 1 1 0 0
1 1
W= . + . + . + .
Funcin X
S2 S3 S2 S3 00 01 11 10
00 01 11 10 S4 S5
S4 S5
00 1 0 0 1 00 1 1 0 0
01 1 0 0 1 01 1 1 0 0
11 1 1 0 1 11 1 1 1 1
10 1 1 0 1 10 1 1 1 1
S1 = 1 S1 = 0
X= . + . + . + .
Funcin Y
S2 S3 00 01 11 10 S2 S3 00 01 11 10
S4 S5 S4 S5
00 1 0 0 1 00 1 1 0 0
01 1 1 1 1 01 1 1 0 1
11 1 1 1 1 11 1 1 0 1
10 1 0 0 1 10 1 1 0 0
1 = 0 1 = 1
Y= . + . + . + .
Funcin Z
S2 S3 00 01 11 10 S2 S3 00 01 11 10
S4 S5 S4 S5
00 1 1 1 1 00 1 1 0 1
01 1 0 0 1 01 1 1 0 0
11 1 0 0 1 11 1 1 0 0
10 1 1 1 1
10 1 1 0 1
1 = 0 |1 = 1
Z= . + . + . + .
7. Diagrama electrnico
Figura 1 Diagrama electrnico con sus respectivas funciones de las variables de salida
8. Lista de elementos
9. Simulacin
Con la ayuda de los mapas K podemos reducir lo mximo la funcin que nos sale
unos posibles, cabe recalcar que para agrupar debemos tener en cuenta que solo
11. Recomendaciones
Al armar el circuito que representa la funcin a la cual llegamos, se debe ser muy
que este programa nos ayudar tanto para comprobar si su funcionamiento cumple
errores en nuestro circuito armado; ya sea midiendo los niveles altos o bajos en
12. Bibliografa