Vous êtes sur la page 1sur 4

Asignatura: Arquitectura de computadores Plantilla de Diseo y Arquitectura

DOCUMENTO DE DISEO Y ARQUITECTURA

Fecha: 01/11/2017

Versin: 1

Responsables: Tania Fernanda Granda Quituizaca

TRANSPORTE DE INFORMACION BUS DE DATOS

NDICE
1 ESTILO ARQUITECTNICO..................................................................................................1
1.1 Presentacin..............................................................................................................................1
1.2 Justificacin...............................................................................................................................1
2 DISEO..........................................................................................................................1
2.1 Diagrama del Sistema.................................................................................................................1
2.2 Diagrama de despliegue.............................................................................................................1

1 ESTILO ARQUITECTNICO
<En esta seccin se presenta el estilo arquitectnico seleccionado para la construccin de la solucin>
introduccion
Qu es un bus?

Un bus es un conjunto cableado que sirve para que los dispositivos hardware puedan comunicarse
entre s. Son rutas compartidas por todos los dispositivos y les permiten transmitir informacin de unos
a otros.
En un bus, todos los nodos conectados a l reciben los datos que se vuelcan, pero slo aqul
dispositivo al que va dirigida la informacin es quien la toma y la procesa, el resto la ignora.
Los buses son lneas elctricas que transmiten un 0 (cero voltios) o un 1 (ms de cero voltios).

Tipos de buses:

- Bus de Datos
- Bus de Direcciones
- Bus de Control

Arquitectura de computadores - Pgina 1 de 4


Seccin Inteligencia Artificial Departamento de Ciencias de la Computacin y Electrnica UTPL
Asignatura: Arquitectura de computadores Plantilla de Diseo y Arquitectura

BUS DE DATOS

El bus de datos es un bus bidireccional, un dispositivo que transporta datos e informacin relevante. Es
una serie de cables o conductores elctricos en pistas metlicas sobre la Tarjeta Madre que funcionan
cargando datos en la memoria para transportarlos al CPU (del ingles C) , es decir, sobre estos
conductores circulan las seales que conducen los datos. El bus de datos ordena la informacin que es
transmitida desde distintas unidades y perifricos a la CPU, haciendo el papel de semforo o regulador
de prioridades y operaciones a ejecutar.

Su anchura (nmero de lneas elctricas) suele ser de una potencia de 2 (8=2^3, 16=2^4, 32=2^5,
64=2^6, ).

Los buses definen su capacidad de acuerdo a la frecuencia mxima de envo y al ancho de los datos.

En el bus de datos se pueden conectar diferentes dispositivos en forma comn. Los dispositivos que se
pueden conectar son variados: microprocesadores, memorias (RAM, ROM, etc.), convertidores digitales
analgicos, convertidores analgicos a digital, codificadores, decodificadores, etc.

Como ya sabemos al bus se le pueden conectar varios dispositivos, una seal que transmita uno de los
dispositivos conectados est disponible para que los otros dispositivos puedan acceder a ella. Pero si
dos dispositivos trasmiten durante el mismo periodo de tiempo, sus seales pueden solaparse y
distorsionarse. Consiguientemente, solo un dispositivo puede transmitir con xito en un momento dado .
[1]

Los conductores elctricos de un bus pueden ser tanto en paralelo como en serie. El bus de datos de
los Discos Duros IDE (ATA) es paralelo (varios cables), en cambio en los Discos SERIAL ATA es en serie
(una sola va de datos).

ESTILO ARQUITECTONICO BUS DE DATOS

A continuacin,

Arquitectura de computadores - Pgina 2 de 4


Seccin Inteligencia Artificial Departamento de Ciencias de la Computacin y Electrnica UTPL
Asignatura: Arquitectura de computadores Plantilla de Diseo y Arquitectura

1.1 Presentacin
<Se presenta el estilo arquitectnico definido, planteando una pequea descripcin del mismo y un
diagrama que lo represente.>

En esta grfica podemos ver varios dispositivos conectados al bus de datos. Las 8 lneas de color rojo
representan los cables o conductores elctricos (bus de datos), cada cable transfiere 1 bit, como son 8
hablamos de 8 bits o 1 byte de memoria, como ya se mencion anteriormente tambin pueden ser de
4, 16, 32 o 64 bits, etc. A travs de este modelo podemos imaginarnos como se transporta la
informacin entre los dispositivos y resolver el problema que se da cuando dos o ms dispositivos
quieren transmitir datos a un dispositivo en particular. Para resolver este problema recurrimos a lo que
se conoce como lgica de tres estados, conocido tambin como High Z (alta Impedancia), en cual su
objetivo es hacer que el o los dispositivos/s que no van a enviar seales se aslen y de esa manera
transferir los datos limpiamente sin ningn problema.

1.2 Justificacin
<Se describe la justificacin del estilo seleccionado, mencionando por ejemplo, los elementos que
fueron considerados para tomar esta alternativa, decisiones tomadas durante la seleccin, casos de uso
relevantes a la arquitectura, etc. >
Los dispositivos que fueron considerados para el estilo arquitectnico del transporte de informacin
bus de datos son: el procesador: ya que es el ms importante porque es el cerebro del ordenador y
ejecuta los programas, la memoria: que almacena los datos e instrucciones, el teclado: dispositivo de
entrada y el buffer 74H125: utilizado para controlar el paso de una seal lgica de la entrada a la
salida.

2 DISEO
<En esta seccin se presentan los aspectos de diseo relacionados a este segundo obligatorio>

2.1 Diagrama del Sistema


[Se presenta el diagrama de componentes de la solucin. Utilizar diagrama de componentes de UML
2.0]

2.2 Diagrama de despliegue

Arquitectura de computadores - Pgina 3 de 4


Seccin Inteligencia Artificial Departamento de Ciencias de la Computacin y Electrnica UTPL
Asignatura: Arquitectura de computadores Plantilla de Diseo y Arquitectura

[El modelo de distribucin describe la distribucin fsica del sistema en trminos de como se distribuye
la funcionalidad entre los nodos computacionales.
Realizar uno o varios diagramas de los nodos relevantes a la arquitectura del sistema, como son las
conexiones entre ellos y como se distribuye la funcionalidad en ellos.]

Nodos
[En esta seccin se da ms detalle de los nodos relevantes a la arquitectura del sistema.]

[Nodo 1]
[Describir las caractersticas y capacidades del nodo. Tambin se debe indicar el subsistema de Diseo
asociado al nodo, de esta forma se muestra la correspondencia entre la Arquitectura del Software y la
Arquitectura del Hardware.]

[Nodo 2]
...
Conexiones
[Conexin 1]
[Describir las caractersticas de la Conexin 1 entre nodos del sistema, como ser tipo de conexin,
ancho de banda, disponibilidad, etc.]

[Conexin 2]
...

Referencias

[1]. Norma APA el libro

Arquitectura de computadores - Pgina 4 de 4


Seccin Inteligencia Artificial Departamento de Ciencias de la Computacin y Electrnica UTPL

Vous aimerez peut-être aussi