Vous êtes sur la page 1sur 13

UNIVERSIDAD TECNICA DE COTOPAXI

CIENCIAS DE LA INGENIERIA Y APLICADAS

INGENIERIA ELECTRICA

Temas:
Ejercicios referentes a la asignatura de Sistemas Digitales (5)

Nombre:

Curso:

Quinto “A”

Octubre, 2016

LATACUNGA – ECUADOR
1. Diseñar un circuito lógico para generar una salida a nivel ALTO si y solo si
la entrada representada por un numero binario de 4 bits es mayor o igual
que doce, o menor o igual que tres. Desarrolle primero la tabla de verdad.

Tabla de verdad:

A B C D S
0 0 0 0 0 1
1 0 0 0 1 1
2 0 0 1 0 1
3 0 0 1 1 1
4 0 1 0 0 0
5 0 1 0 1 0
6 0 1 1 0 0
7 0 1 1 1 0
8 1 0 0 0 0
9 1 0 0 1 0
10 1 0 1 0 0
11 1 0 1 1 0
12 1 1 0 0 1
13 1 1 0 1 1
14 1 1 1 0 1
15 1 1 1 1 1

S = 0, 1, 2, 3, 12, 13, 14,15

Mapa de karnaugh:

A
C 1 1 B 00 01 11
10
D
1 1 00

1 1 01

1 1
11

10

Tabla 1. Mapa K correspondiente al ejercicio 1.


S = A´B´ + AB
Diagrama:

Figura 1.Diagrama correspondiente al ejercicio 1.

2. En una determinada planta de


procesamiento químico se emplea un elemento químico líquido en un
proceso de fabricación. Dicho elemento químico se almacena en tres
tanques diferentes, se necesita tener llenado los elementos A y B o B y C, un
sensor de nivel se encuentra en cada tanque que genera una tensión a nivel
ALTO cuando el nivel de líquido en el tanque cae por debajo de un punto
especificado suponiendo que el operador este presente acciona el llenado del
tanque. Se necesita realizar un circuito que informe al operador si los pares
de los elementos químicos necesitan ser llenados.

Valores de los elementos químicos (ALTO: 1 - BAJO: 0)


Operador: 0
A, B, C = elementos químicos
Tabla de verdad:

0 A B C S
0 0 0 0 0 1
1 0 0 0 1 1
2 0 0 1 0 1
3 0 0 1 1 0
4 0 1 0 0 1
5 0 1 0 1 1
6 0 1 1 0 0
7 0 1 1 1 0
8 1 0 0 0 1
9 1 0 0 1 1
10 1 0 1 0 1
11 1 0 1 1 0
12 1 1 0 0 1
13 1 1 0 1 1
14 1 1 1 0 0
15 1 1 1 1 0

S= 0, 1, 2, 4, 5, 8, 9, 10, 12,13

Mapa de karnaugh:

0
B 1 1 1 1 A 00 01 11
10
C
1 1 1 1 00

01

1 1
11

10

Tabla 2. Mapa K correspondiente al ejercicio 2.

S = B´+ A´C´
Diagrama:

Figura 2.Diagrama correspondiente al ejercicio 2.

3. En una planta química existen 2


válvula, la primera (V1) introduce un aditivo químico a la fórmula de 2
sustancias químicas, esta válvula se activa cuando la temperatura es
demasiado baja y si 1 0 2 de las sustancias están en nivel bajo. La segunda
válvula (V2) emite un aire refrigerante que se activa si el nivel de la
temperatura es alta y si la sustancia química A y B, B y C o A y C están n
nivel alto. Utilice multiplexores de 8 a 1.

Válvulas
V1 (aditivo químico)
V2 (aire refrigerante)
A, B, C (Sustancias químicas)
ALTO = 1 - BAJO = 0
Tabla de verdad:

A B C D V1 V2
0 0 0 0 0 1 0
1 0 0 0 1 0 0
2 0 0 1 0 1 0
3 0 0 1 1 0 0
4 0 1 0 0 1 0
5 0 1 0 1 0 0
6 0 1 1 0 0 0
7 0 1 1 1 0 1
8 1 0 0 0 1 0
9 1 0 0 1 0 0
10 1 0 1 0 0 0
11 1 0 1 1 0 1
12 1 1 0 0 0 0
13 1 1 0 1 0 1
14 1 1 1 0 0 0
15 1 1 1 1 0 1

V1 = 0, 2, 4,8
V2 = 7, 11, 13,15

Mapa de karnaugh:

1 A
C 1 1 B 00 01 11
10
D
00

01

1
11

10

Tabla 3. Mapa K correspondiente al ejercicio 3.

V1 = A´B´D´+ B´C´D´+ A´C´D´


A
C B 00 01 11
10
D
1 00

1 1 1 01

11

10

Tabla 4. Mapa K correspondiente al ejercicio 3.

V2 = BCD + ABD + ACD

Diagrama:
Figura 3.Diagrama correspondiente al ejercicio 3.
4. Diseñe un circuito que permita
ingresar la palabra UTCELECT en un desplaye de 7 segmentos, realice la
tabla de verdad, los mapas k y su diagrama correspondiente.

Tabla de verdad:

Entradas Segmentos
A B C A B C D E F G
0 0 0 0 0 1 1 1 1 1 0
1 0 0 1 0 0 0 0 1 1 1
2 0 1 0 1 0 0 1 1 1 0
3 0 1 1 1 0 0 1 1 1 1
4 1 0 0 0 0 0 1 1 1 0
5 1 0 1 1 0 0 1 1 1 1
6 0 1 0 1 0 0 1 1 1 0
7 1 1 1 0 0 0 0 1 1 1

A = 2, 3, 5,6
B=0
C=0
D = 0, 2, 3, 4, 5,6
E = 0, 1, 2, 3, 4, 5, 6,7
F = 0, 1, 2, 3, 4, 5, 6,7
G = 1, 3, 5,7
Mapa de karnaugh:

A
C 1 1 B 00 01 11
10

1 0

Tabla 5. Mapa K correspondiente al ejercicio 4.

A = A´B + BC´+ AB´C


1 A
C B 00 01 11
10
1
0

1
Tabla 6. Mapa K correspondiente al ejercicio 4.
´B = A´B´C´
A
C 1 B 00 01 11
10
1 0

Tabla 7. Mapa K correspondiente al ejercicio 4.


C = A´B´C´
1 1 1 1 A
C B 00 01 11
10
1 1
0

Tabla 8. Mapa K correspondiente al ejercicio 4.


D = C´+ A´B + AB´
1 1 1 1
A
C B 00 01 11
10 1 1 1 1

Tabla 9. Mapa K correspondiente al


ejercicio 4. 1 1 1 1
E=1
1 1 1 1 A
C B 00 01 11
10

Tabla 10. Mapa K correspondiente al ejercicio 4.


F=1
A
C B 00 01 11
10
1 1 1 1 0

Tabla 11. Mapa K correspondiente al ejercicio 4.

G=C

Diagrama:

Figura 4.Diagrama correspondiente al ejercicio 4.


5. Diseñe un contador que tiene como
entrada un número binario de 3 bits cuyas salidas es equivalente a un 7
descendentes si los números binarios son mayores de 5, y menores que 3. Si
los números binarios son mayores que 2 y menores que 6, la salida es
equivalente a un 3 ascendente. Realice dicho diseño utilizando Filp-Flop SR.

Tabla de verdad:

QA QB QC
QA QB QC QA+1 QB+1 QC+1 S R S R S R
0 0 0 0 1 1 1 1 0 1 0 1 0
1 0 0 1 1 1 0 1 0 1 0 0 1
2 0 1 0 1 0 1 1 0 0 1 1 0
3 0 1 1 0 1 1 0 X X 0 X 0
4 1 0 0 1 0 0 X 0 0 X 0 X
5 1 0 1 1 0 1 X 0 0 X X 0
6 0 1 0 1 0 0 X 0 0 1 0 x
7 1 1 1 0 1 1 0 1 x 0 x 1

Mapa de karnaugh:

QA
QC 1 1 X X QB 00 01 11
10

1 X 0

Tabla 12. Mapa K correspondiente al ejercicio 5.

SA = QC´+ QB´

1 A
C B 00 01 11
10
1 X X
0
1

Tabla 13. Mapa K correspondiente al ejercicio 5.

SB = QA´QB´

A
C 1 1 B 00 01 11
10
X X X 0

Tabla 14. Mapa K correspondiente al ejercicio 5.


SC = QA´QC´

A
C B 00 01 11
10
X 1
0

Tabla 15. Mapa K correspondiente al ejercicio 5.


RA = QB QC

1 1 X
A
C B 00 01 11
10 X

Tabla 16. Mapa K correspondiente al ejercicio 5.


RB = QB QC´
X X
A
C 1 B 00 01 11
10
0

Tabla 17. Mapa K correspondiente al ejercicio 5.


RC = QA´QB´QC

Diagrama:

Figura 5.Diagrama correspondiente al ejercicio 5.

Vous aimerez peut-être aussi