Vous êtes sur la page 1sur 5

CUESTIONARIO FINAL:

1. Presentar los resultados obtenidos experimentalmente y sus comentarios, indicando


para cada caso: el tipo de compuerta lógica, el diagrama lógico y la asignación de
terminales, método de verificación, etc.
2. ¿Cuál es el estado lógico de una entrada sin conexión en un chip de la serie 74 ? – Por
qué?

 Con la señal de entrada en nivel bajo (LOW=0), la corriente a la fuente de señal


de aproximadamente 10mA.
 Con la señal de entrada en nivel alto (HIGH =1), la entrada de la compuerta
pide a la fuente de la señal de entrada una corriente aproximadamente del
orden de los uA.
 Eh aquí, la entrada no conectada actúa como una señal de nivel ALTO (HIGH).
 La carga mayor ocurre cuando la señal de entrada es de nivel bajo (LOW). En
este momento el transistor de salida tiene que aguantar la mayor corriente.
 Generalmente los transistores de esta serie aguantan hasta 100 mA. Entonces
solo se pueden conectar 10 entradas en paralelo (FAN IN=10)

3. Cuál es la diferencia entre fan-in y fan-out.


FAN IN FAN OUT
 Es la carga que supone para una  También se le conoce como
determinada salida, la entrada ‘’cargabilidad de la salida’’
de otro circuito.
 También llamado ‘grado de  Es el número máximo de entrada
absorción’, es el número de perteneciente a otras compuertas
superordinados inmediatos que que pueden conectarse a una
tiene el modulo en cuestión. Es salida, respetando los niveles
conveniente maximizar el fan-in lógicos.
durante el proceso de diseño, ya
que cada instancia de fan-in
múltiple indica que se ha
evitado la duplicación de
código.
 También llamado ‘diseminación
del control’, es el número de
subordinados inmediatos que
tiene el módulo en cuestión.
Conviene no tener un fan-out ni
muy alto ni muy bajo, ya que eso
es un posible indicador de un
diseño pobre. Si no es posible
evitarlo, es preferible un fan-out
bajo antes que uno alto.
4. En los dos gráficos mostrados, determinar la tabla de verdad y/o el circuito lógico para las
funciones F, X y Y.

 Figura 1

A B C F
1 0 0 1
0 0 0 1
1 1 0 0
0 1 0 1
1 0 1 0
0 0 1 0
1 1 1 0
0 1 1 0
0 0 0 1

 Figura 2

Al resolver el circuito resulta que X y Y son iguales a:

̅̅̅̅̅̅
X=𝐷𝐷̅ 𝐴̅(𝐷
̅ + 𝐶𝐵) = 0

Y=𝐴̅𝐵𝐶𝐷
Por lo tanto, la tabla de verdad sería

A B C D Y
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 1 0 0 0
1 0 0 0 0
1 1 0 0 0
1 0 1 0 0
1 0 0 1 0
0 1 1 0 0
0 1 0 1 0
0 0 1 1 0
1 1 1 0 0
1 1 0 1 0
1 0 1 1 0
0 1 1 1 1
1 1 1 1 0

5. Presentar las características de los símbolos lógicos normalizados adoptados por la


Comisión Electrotécnica Internacional ( IEC ).
Puerta AND Puerta traslado

Puerta NAND Realiza funciones


de AND y NAND.

Puerta OR Realiza funciones


de OR y NOR.

Puerta NOR Puerta y


exclusiva.

Puerta OR Inversor.
exclusiva.

Diferencial Buffer.

Buffer triestado Driver.

Buffer negado
6. . Para los circuitos mostrados, presentar la función lógica correspondiente y su tabla
de verdad

𝐹(𝐴, 𝐵, 𝐶, 𝐷) = 𝐴̅𝐵 + 𝐶𝐷
A B C D F
0 0 0 1 0
0 0 1 0 0
0 1 0 0 0
1 0 0 0 0
1 1 0 0 0
1 0 1 0 0
1 0 0 1 0
0 1 1 0 1
0 1 0 1 1
0 0 1 1 1
1 1 1 0 0
1 1 0 1 0
1 0 1 1 1
0 1 1 1 1
1 1 1 1 1
0 0 0 0 0

𝐹(𝐴, 𝐵, 𝐶, 𝐷) = 𝐴̅ + 𝐵 + 𝐴̅𝐵 = 𝐴̅ + 𝐵

A B C D F
0 0 0 1 1
0 0 1 0 1
0 1 0 0 1
1 0 0 0 0
1 1 0 0 1
1 0 1 0 0
1 1 0 0 1 0
7. 0 1 1 0 1
0 1 0 1 1
0 0 1 1 1
1 1 1 0 0
1 1 0 1 0
1 0 1 1 0
0 1 1 1 1
1 1 1 1 1
0 0 0 0 1

Vous aimerez peut-être aussi