Vous êtes sur la page 1sur 7

“Año del Centenario de Machu Picchu para el mundo”

UNIVERSIDAD NACIONAL MAYOR


DE SAN MARCOS

FACULTAD DE INGENIERIA ELECTRÓNICA,


ELECTRICA Y TELECOMUNICACIONES

Tema:
FLIP FLOPS – MULTIVIBRADOR ASTABLE

CURSO : Circuitos Digitales I.

PROFESOR : Ing. Rossina Gonzales

ALUMNO : Buitrón Durand Alexis 08190037

GRUPO : Jueves 11-13 Horas

2011
I. – OBJETIVOS

1. Comprobar el funcionamiento de los circuitos LATCH R-S.


2. Verificar el funcionamiento de los FLIP-FLOPS J-K y D.
3. Implementar un multivibrador astable con el timer 555.

II.- MATERIAL NECESARIO

1) 01 Fuente de alimentación regulada +5V DC.


2) CI’s:
 01 74LS02 (NOR)
 01 74LS74 (FLIP-FLOP D)
 01 74LS76 (FLIP-FLOP J - K)
 01 TIMER 555
3) 04 Resistencias de 330 Ohm, ¼ W.
4) 01 Resistencia de 10KOhm, ¼ W.
5) 01 Resistencia de 100KOhm, ¼ W.
6) 01 Condensador de 1µF.
7) 01 Condensador de 10µF.
8) 03 Diodos LED’s.
9) 01 Protoboard.
10) Cablecillos para conexiones.
11) 01 Alicate tipo pinza.

III.- PROCEDIMIENTO

o PARTE A: LATCH R – S
1) Armar el circuito de la Fig.1. Conectar la salida Q a un diodo LED y 𝑄̅ a otro. Las entradas R y S a
“0”.
2) Aplicando las combinaciones de entrada en la secuencia propuesta para S y R (tabla 1.1)
anotando el valor de la salida para cada caso.

Momento anterior.

Tabla 1.1

R S Q Q+∆Q
0 0 1 1
0 1 1 1
1 0 1 0
1 1 No permitido

3) Analice los resultados obtenidos y plasme su conclusión en la tabla 1.2 para indicar el
comportamiento del circuito. Asegurese de poder explicar el comportamiento de la tabla
obtenida.

Tabla 1.2

R S Q+∆Q
0 0 1
0 1 1
1 0 0
1 1 NO PERMITIDO

Tenemos el circuito del momento anterior.

Sabemos que para:

 R=0 y R=0 el valor de Q+∆Q=Al valor anterior que tenia Q (no hay cambio)
 R=0 y S=1 el valor de Q+∆Q= 1 (sea cual fuere el valor anterior de Q)
 R=1 y S=0 el valor de Q+∆Q=0 (sea cual fuere el valor anterior de Q)
 R=1 y S=1 el valor de Q+∆Q= sale 0 tanto para Q como para Q’ lo que significa que no
esta permitido porque el valor de Q es igual al valor de Q’ lo cual es improsible Q=Q’

4) ¿ Como que tipo de Flip – Flop trabaja el circuito analizado?

Trabaja como Flip – Flop tipo R-S

5) ¿La condición de entrada 11 debe utilizarse? ¿Por qué?


No, porque no esta permitido al poner un valor R=1 y S=1, nos dara el valor de Q=Q’ (en nuestro
simulador) , lo cual es un error.

o Parte B: FLIP FLOP D

1) Conectar con uno de los Flip Flops D del 74LS74 tal como se indica en la figura 2, utilizando la
salida Q del circuito 1 para suministrar los pulsos del reloj, en la entrada CLK del flip flop.

Figura 2

2) Hacer D=0 y aplicar un pulso de reloj (actuar sobre las entradas S y R del circuito 1 para propiciar
que su salida Q encienda o se apague).
¿Qué ocurre con la salida del flip flop D? Anotar el resultado en la tabla 2.
Tabla 2.
D Q+∆Q
0 0

3) Repetir el paso 2 con D=1.

D Q+∆Q
1 1

4) Aplicar 0,1,0,1,0,1 varias veces en la entrada D pero sin aplicar pulsos de reloj. ¿Se modifica el
valor de la salida Q en algún momento? ¿Por qué?
No, porque el clock es el que la orden, llamemosle asi, para cambiar de un valor a otro, por
medio de flanco de subida o de bajada.
5) ¿Cuál es el funcionamiento de un Flip Flop tipo D?
La salida Q copia la entrada D, si no actua el RESET o SET, si uno de ellos actua cambiara el valor
de la salida Q.
6) Repetir los pasos 2 y 3 conectando la entrada RESET (CLR) en valor “0” ¿Que resultados ha
obtenido en ambos casos?

D R Q+∆Q
0 0 0
1 0 0

Podemos observar que sin importar la entrada D, con que este activado el reset (en este caso con
un “0”), la salida siempre sera “0”.
7) Regresar el CLR al valor “1” y repetir los pasos 2 y 3 conectando la entrada del PRESET en el
valor “0”.
D S Q+∆Q
0 0 1
1 0 1

Podemos observar que sin importar la entrada D, con que este activado el Preset (en este caso
con un “0”), la salida siempre sera “1”.

8) ¿Qué ocurre con el funcionamiento del Flip Flop si se activa la línea de RESET y ¿Si se activa el
PRESET?

No se permite, ya que estariamos ordenando que la salida Q sea ”0” y “1” a la vez, lo cual es
absurdo.

o Parte C: FLIP FLOP J-K

1) Conectar uno de los Flip Flop J-K del 74LS76 tal como se indica en el esquema de la figura 3.
Figura 3
2) Ingresar “0”, ”0” en J,K y aplicar un pulso de reloj. ¿Qué ocurre en la salida?.
Repetir la accion para los demas valores indicados en la tabla 3 anotando la respuesta obtenida
en la salida Q para cada caso despues de aplicar el pulso del reloj.

Tabla 3
J K Q+∆Q
0 0 0
0 1 0
1 0 1
1 1 Alternante (entre 0 y 1)

3) Repetir el paso 2 aplicando “0” en la entrada RESET ¿Qué resultado obtiene en todos los casos?
Si aplicamos “0” en el RESET, lo que estamos haciendo es activar esta opción entonces la salida
siempre será “0” sea cual fuere las entradas de J y K.
4) Repetir el paso 2 con “1” en RESET y “0” en PRESET ¿Qué resultado obtendrá en todos los
casos?
Al poner “1” en RESET estamos desactivando esta opción y al poner “0” en PRESET lo que
estamos haciendo es activar este último, por lo que la salida siempre será “1” sin importar las
entradas de J y K.
5) ¿Qué ocurre cuando se activa la entrada de RESET o la entrada de PRESET del Flip FLop? ¿Con
que valor se activan?
En nuestro caso tanto el RESET como el PRESET se activan con un “0” a la entrada.
Lo que ocurre es:
Cuando se activa el RESET la salida siempre será “0” sin importar las entradas J y K.
Cuando se activa el PRESET la salida siempre será “1” sin importar las entradas J y K.
6) Con las entradas de PRESET y CLEAR en “1” colocar J y K en “1”. Aplicar varios pulsos de reloj.
¿Qué ocurre con la salida en cada pulso de reloj?
La salida de Q sale alternante entre “0” y ”1”.

Vous aimerez peut-être aussi