Vous êtes sur la page 1sur 3

Práctica #5: Sumadores

García Elizondo, Gilberto Adrián

I.- Resumen

Para esta ocasión se buscó conocer el


funcionamiento y aplicación de un
circuito sumador, aplicando
conocimientos previos de simplificación
y tablas de verdad, para interpretar
conclusiones. A⊕B representa el bajo peso mientras
que la retención representa el alto peso.
Se utilizó el MiniLab para montar y
comprobar lo necesario.
IV.- Material

II.- Objetivo de la práctica Durante el proceso se utilizaron los


siguientes materiales:
El alumno se familiarizará con el
funcionamiento con los sumadores. • Mini laboratorio electrónico (dispositivo para
entrenar la creación de circuitos).

III.- Marco Teórico

Un sumador es un circuito lógico para


realizar una suma. Este circuito está muy
presente en las computadoras para el
cálculo aritmético, pero también para el • Cables pequeños.
cálculo de direcciones, índice de matriz
en el procesador.

Hay dos tipos de sumadores: paralelo


(circuito combinacional) y serie (circuito
• Compuertas lógicas físicas.
secuencial).

Codificado en un bit, la tabla de verdad


de la adición es:
V.- Diseño experimental y
procedimiento Donde para simplificarlo se trasladó a un
mapa de Karnaugh
Sabiendo que un sumador puede
componerse de dos medios sumadores, es BC 00 01 11 10
más sencillo trabajar con ellos, para este A 0 1 1
caso se utilizarán dos medios sumadores 1 1 1
de 2 bits y un sumador completo de 3 bits
Donde al no poder agrupar ningún 1,
Para los medios sumadores de 2 bits.
S: A’B’C+A’BC’+AB’C’+ABC
S: A’B + AB’
S = A⊕B BC 00 01 11 10
C = AB A 0 1
1 1 1 1
A B S C
0 0 0 0 C: BC+AB +AC
0 1 1 0
1 0 1 0 Tras esto, se procedió a crear el circuito
1 1 0 1 en el MiniLab de manera que

Para el sumador completo de 3 bits.

A B C S C
VI.- Resultados
0 0 0 0 0
Los resultados se concentran en la
0 0 1 1 0
siguiente tabla de verdad experimental.
0 1 0 1 0
(Anexos. Tabla 1.1)
0 1 1 0 1
1 0 0 1 0 Los resultados son fidedignos ya que
1 0 1 0 1 coinciden con los teóricos sin haberlos
1 1 0 0 1 forzado a coincidir corrigiendo partes del
1 1 1 1 1 circuitos.
VII.- Conclusiones Las posibilidades son buenas con esta
clase de correspondencias.
Resulta interesante analogar con
circuitos combinatorios, como lo son los VIII.- Citas bibliográficas
sumadores, efectivamente el operar dos
[1] Lai, Hung Chi; Muroga, Saburo (September
medios sumadores, puede crearse un 1979). "Minimum Binary Parallel Adders with
sumador completo de manera sencilla, NOR (NAND) Gates". IEEE Transactions on
esto comprobándolo con los resultados Computers. IEEE. C–28 (9): 648–659.
esperados. doi:10.1109/TC.1979.1675433. Consultado 2018-
09-16.

Anexos
Tabla 1.1

Diagrama esquemático sumador completo

Vous aimerez peut-être aussi