Vous êtes sur la page 1sur 7

EJERCICIOS SISTEMAS DIGITAL

ES II 2do PARCIAL

1. ¿Cuál es la frecuencia de oscilación del LED (frecuencia final), si se dan los siguientes valores de
frecuencias iniciales en los siguientes incisos?
2. Escoger los integrados necesarios mostrados en la figura para diseñar un contador BCD con carga. Que
realice un conteo de la siguiente secuencia decendente: 9,8,7,6,5,4,3,9,8,7... (bucle cerrado). Mostrar el conteo
mediante LED’s, usando un decodificador BCD-DECIMAL.

3. Escoger los integrados necesarios mostrados en la figura para diseñar un contador BCD con carga. Que
realice un conteo de la siguiente secuencia decendente: 7,6,5,4,3,7,6,5,4... (bucle cerrado). Mostrar el conteo
mediante LED’s, usando un decodificador BCD-DECIMAL.
4. Diseñar registros Paralelo-serie, utilizando Flip-Flops y compuestas lógicas, con carga síncrona y
asíncrona registrar y desplazar la palabra de 4 bits 1001 luego verificar cuantos pulsos son necesarios para
visualizar todos los datos en la salida serie.

5. 5. En el circuito de la figura 1 A B C D Z
muestra como puede utilizarce 0 0 0 0
un MUX de 8 entradas para 0 0 0 1
geberar una función lógica de 4 0 0 1 0
variables. Aún y cuando el Mux
0 0 1 1
solo tiene 3 entradas de
selección. 3 de las variables 0 1 0 0
lógicas A, B y C se conenctan a 0 1 0 1
las entradaas de selección. La 0 1 1 0
ciarta variable D y su inverso se 0 1 1 1
conecta a las entradas de datos 1 0 0 0
seleccionadas del MUX según lo 1 0 0 1
requiera la funcion lógica 1 0 1 0
deseada. Las otras entradas de 1 0 1 1
datos del MUX se conectan a 1 o 1 1 0 0
0, según lo requiera la función. Figura 1 1 1 0 1
a) Establezca la salida de las 16
combinaciones de entrada. 1 1 1 0
b) Escriba la expresion SIMPLIFICADA 1 1 1 1
dela suma de productos para Z.

6. Examine con cuidado la secuencia observada y trate de predecir la falla más probable.
7. Complete los valores de Z de la tabla correspondientes a las variables lógicas de entrada del multiplexor de la figura
2.

C B A Z
0 3 1
1 1 1
1 0 1
0 1 0
1 1 0
1 0 0
0 0 0
0 0 1

Figura 2

8. Determine los niveles de cada salida del codificador para los siguientes grupos de condiciones de entrada:
a) Todas las entradas en BAJO
b) Todas las entradas en BAJO salvo
E3 = ALTO
c) Todas las entradas en ALTO salvo
E1 = E2 = BAJO
d) odas las entradas en ALTO

9. Analizar el siguiente circuito y describir que es lo que hace.


10. Para el DAC simple que se muestra en la figura 3 determine:
a) El factor de proporcionalidad K.
b) El Voltaje de Salida para las entradas de D, C, B y A que se muestra en la tabla.

D C B A V salida
1 1 1 1
1 1 0 0
1 0 1 1
1 0 1 0

Figura 3

11. El circuito de la figura 4 es un DAC de 4 bits cuyo valor de entrada de 1 lógico es 5V. Hallar:
a) El factor de proporcionalidad K.
b) El Voltaje de Salida para las entradas de D, C, B y A que se muestra en la tabla.

D C B A V salida
1 1 1 1
1 1 0 0
1 0 1 1
1 0 1 0
Figura 4

12. Un DAC de 1 byte tiene una salida de 10mV para una entrada digital de 1010 0111. a) ¿Cuál será la salida
analógica si la entrada digital es 0111 1010? b) ¿Cuál es el valor máximo de salida analógica?

13. Suponga los siguientes valores para un ADC de rampa digital: frecuencia del reloj = 0,5 MHz; Voltaje de
salida=2,55V a escala completa y una entrada de 8 bits. Hallar: a) El equivalente digital que se obtiene para
un Voltaje de salida=1,728V b) El tiempo de conversión y c) La resolución de este convertidor.

14. Un SAC de 8 bits tiene una resolución de 20mV. ¿Cuál será su salida digital para una entrada analógica de
2,17 V?
15. Compara los tiempos máximos de conversión de un ADC de rampa digital de 10 bits y un ADC de
aproximaciones sucesivas de 10 bits si ambos utilizan una frecuencia de reloj de 500 kHz.

16. Suponga los siguientes valores para un ADC de rampa digital con una resolución de 10 bits: frecuencia
del reloj = 0,6 MHz; el voltaje umbral del comparador es de 0,6 mV; el DAC interno tiene una salida de
8,82V para una entrada digital de 1010101010. Hallar:
a) La resolución de este convertidor.
b) El equivalente digital que se obtiene para un Voltaje de entrada = 5,4218 V.
c) El tiempo que toma esta conversión.
d) Si el ADC fuera por aproximaciones sucesivas. ¿Cuál sería la salida digital para una entrada analógica de
5,4218 V?
e) El tiempo de conversión del SAC.

17. Se tiene una DAC que proporciona 5,1 V a escala completa. ¿Cuántos bits de entrada debe tener el DAC
si se quiere tener una resolución de 20 mV? ¿Cuál será la entrada digital si se quiere tener una salida de 3V?

18. Se tiene una DAC que proporciona 4,2 V a escala completa. ¿Cuántos bits de entrada debe tener el DAC
si se quiere tener una resolución no mayor de 35 mV? Si se encuentra la resolución ¿Cuál será la entrada
digital si se quiere tener una salida no mayor a 1,3V?
19. Se tiene una DAC cuya salida se conecta un calefactor que proporciona 100 C o a escala completa.
¿Cuántos bits de entrada debe tener el DAC si se quiere que por paso (resolución) no incremente la
temperatura más de 0,2 Co? Si se encuentra la resolución ¿Cuál será la entrada digital si se quiere tener una
salida no menor a 65,7 C0 V?

Vous aimerez peut-être aussi