Vous êtes sur la page 1sur 5

Informe de laboratorio No.

SUMADOR / RESTADOR

1
Isabela Mercado , Victor Tilve2, Joise Morales3
a
Facultad de Ingeniería, Ing. Electrónica, Universidad Tecnológica de Bolívar, A.A 1372. Cartagena de Indias, T00036028
b
Facultad de Ingeniería, Ing. Mecatrónica, Universidad Tecnológica de Bolívar, A.A 1372. Cartagena de Indias, T00032557
c
Facultad de Ingeniería, Ing. Eléctrica, Universidad Tecnológica de Bolívar, A.A 1372. Cartagena de Indias, T00018791
____________________________________________________________________

RESUMEN

Utilizando como guía el diagrama lógico, que con anterioridad se construyó en


Quartus II, procedemos a realizar el montaje de un sistema que según nuestra
elección realice una suma o una resta de dos números de 4 bits. Esto utilizando
dipswitches, resistores, cables, un display de 7 segmentos e integrados (7486,
74LS83, 7448) para que se cumpliera a cabalidad las respectivas funciones. Como
regulador de voltaje de alimentación se utilizaron adaptador de 9V, regulador de
5V (7805) y capacitores.

Palabras claves: Sumador, display, decodificador, operación.

ABSTRAC

Using as a guide the logic diagram, which was constructed previously in Quartus II,
we proceed to the assembly of a system according to our choice perform addition
or subtraction of two 4-bit numbers. This using dipswitches, resistors, cables, a 7-
segment display and integrated (7486, 74LS83, 7448) to fulfill the roles fully. As
voltage regulator 9V power adapter, 5V regulator (7805) and capacitors were used.

Keywords: Adder, display, decoder, operation.

1
isamercado28@hotmail.com
2
tilve1994@hotmail.com
3
ing.morales90@hotmail.com
OBJETIVOS  Display o visualizador de 7
segmentos
Objetivos Generales: Se utiliza para la representación de
números en muchos dispositivos
 Estudiar el funcionamiento de electrónicos debido a su simplicidad.
circuitos digitales que realizan Están constituidos por una serie de
operaciones aritméticas de diodos led ubicados de forma que
suma y resta. forme un número 8. A cada uno de
los segmentos se les denomina con
letras desde la a hasta la g, y están
MARCO TEÓRICO
ensamblados de forma que se puede
 Circuito integrado 7448 activar cada segmento por separado
Convierte el código binario de entrada con lo que se puede formar cualquier
en formato BCD a niveles lógicos que dígito numérico.
permiten activas un display de 7
En los displays de ánodo común, los
segmentos de cátodo común en
ánodos de los ledes están unidos
donde la posición de cada barra
internamente a una patilla que debe
forma el número decodificado.
ser conectada a potencial positivo; en
cambio, en los de cátodo común se
unen los cátodos de cada led que
debe conectarse a potencial negativo.

Ilustración 1: Pines del circuito integrado 7448


Ilustración 3: Display de 7 segmentos
Si se quiere usar un modelo de
display de ánodo común se utiliza el  Circuito integrado 74LS83
integrado 7447. Es un circuito integrado que realiza la
función de sumador total. Realiza la
suma de dos números de 4 bits. Se
ingresan los bits de dos números
binarios A y B en sus entradas
correspondientes y el acarreo si
existe. En las salidas se obtiene el
resultado de la suma en binario.
Ilustración 2: Pines del circuito integrado 7447
Ilustración 5: Diagrama lógico del circuito

A la izquierda se observa, de arriba


Ilustración 4: Pines del integrado 74LS83 abajo, las cuatro entradas
correspondientes a los 4 bits del
MATERIALES primer número (siendo A0 el menos
significativo), la entrada que cambia
 Protoboard la operación de suma a resta (si su
 Fuente DC de 5V valor es alto la operación cambiará a
 Integrado 7486 resta) y las cuatro entradas de los 4
 Integrado 74LS83 bits del segundo número. Se utilizó el
 Integrado 7448 o 7447
integrado 7448, correspondiente a un
 Display de cátodo común o
display de cátodo común.
ánodo común
 Dipswitch
 Resistencia de 220 Ω
 9 resistencias de 10kΩ

PRACTICA

Previo a la realización del montaje,


era necesario realizar el diseño del
circuito en el programa Quartus II y
su simulación para comprobar su
correcto funcionamiento.
Ilustración 6: Simulación del circuito

En la Ilustración 6 se observan las


simulaciones y resultados de dos
pares de números. La primera
operación es una resta (La entrada
Res tiene valor alto); el primer
número es 01112 (710) y el segundo
número es 01102 (610). El resultado
de la operación es 1, en este caso
deben encenderse los ledes B y C del correcto de la operación en el display,
display, como se ve que ocurre en la en sistema decimal.
simulación.

La segunda operación observada es


una suma entre los números 01102
(610) y 00012 (110). El resultado de la
operación es 7, por tanto, en el
display deben encenderse los ledes
A, B y C. Ilustración 9: Circuito realizando una operación suma

En la Ilustración 9 se observa la
MONTAJE DEL PROYECTO operación suma realizada en la
operación. En las entradas se
observa el número 0110 en el primer
En el montaje del proyecto se utilizó
dipswitch y 0001 en el segundo. El
el integrado 7447 y un display de
display muestra la respuesta correcta,
ánodo común; se comprobó que los
7 en decimal.
resultados no variaban (los resultados
de las operaciones se mostraban
correctamente en el display).
 Resultados mayores que 9.

Se observó en la práctica que, al


introducir una operación cuyo
resultado era mayor que 9, se
encendían ciertos leds del display.

Ilustración 7: Montaje del circuito

Ilustración 10: Ledes encendidos en valores superiores


a9

Esto sucede por la expresión lógica


Ilustración 8: Circuito realizando una operación resta
implementada en el integrado. Estos
En la Ilustración 8, se observa la valores mayores que 9 son tomados
primera operación realizada en la como “condiciones no importa”,
simulación. En las entradas se puesto que no se espera que se
observan los dos números en binario presenten. La expresión lógica se
(0111 en el primer dipswitch y 0110 realiza entonces sin tener estos
en el segundo), y el resultado valores en cuenta; sin embargo,
estos aún pueden generar una recursos y que sin duda alguna, en
salida. algún momento, pondremos en
práctica.

BIBLIOGRAFÍA Y WEBGRAFÍA

 Gil Sánchez, L. (1999).


Introducción a la electrónica
digital. Universidad Politécnica de
Valencia.
 Circuito 7447 TTL. (3 de
Ilustración 11: Tabla de verdad de la expresión lógica
del integrado 7448 Noviembre de 2013). Recuperado
el 5 de Marzo de 2014, de
En la Ilustración 11 se observa la Electrónica: teoría y práctica:
tabla de verdad del integrado 7448 http://electronica-
(en el integrado 7447, las salidas teoriaypractica.com/circuito-7447-
están invertidas). Se pueden ver los
ttl/
valores superiores a 9 y los
 Díaz, C. (s.f.). Decodificador BCD
resultados esperados en cada caso, a 7 segmentos. Recuperado el 5
correspondientes a los mostrados en de Abril de 2014, de Electrónica:
la Ilustración 10.
http://electronica.webcindario.com
/componentes/7448.htm
 Visualizador de siete segmentos.
RESULTADOS Y CONCLUSIONES (26 de Abril de 2006).
Recuperado el 5 de Abril de
Se realizó el estudio y desarrollo de 2014, de Wikipedia:
un circuito que realizara operaciones http://es.wikipedia.org/wiki/Visuali
aritméticas de números binarios. La zador_de_siete_segmentos
implementación de este circuito, más
que un laboratorio, nos permitió
desarrollar destrezas en el montaje
de elementos electrónicos en el
Protoboard, ampliar nuestros
conocimientos y referencias respecto
los integrados. La creación de un
circuito digital que realizara
operaciones aritméticas nos
proporcionó una herramienta más
que existirá en nuestro banco de

Vous aimerez peut-être aussi