ESCUELA DE CIENCIAS BÁSICAS E INGENIERÍA INGENIERÍA DE TELECOMUNICACIONES PASTO, NARIÑO 2019 CIRCUITOS COMBINACIONALES
ESTUDIANTE: RICHARD QUETAMA ESTACIO
CÓDIGO: 12748955
GRUPO 243004_26
PROFESOR: SANDRA MILENA GARCIA
UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA UNAD
ESCUELA DE CIENCIAS BÁSICAS E INGENIERÍA INGENIERÍA DE TELECOMUNICACIONES PASTO, NARIÑO 2019 Actividades a desarrollar
Resolver los siguientes ejercicios:
1. Describa en VDHL dos multiplexores utilizando la sentencia with-
select. Los dos multiplexores deben tener un tamaño diferente (4 a 1, 8 a 1, etc.) y cada entrada un número de bits diferente. a. Un pantallazo de la descripción en VHDL (Ver la advertencia al final de la guía, con respecto a las impresiones de pantallas válidos) Esquema Multiplexor 4 a 1 Esquema Multiplexor 8 a 1
b. Un pantallazo del resultado (diagrama) de la simulación, en el
cual se debe evidenciar el correcto funcionamiento del diseño. NO se debe incluir el código VHDL de la simulación. Simulación Multiplexor 8 a 1
2. Describa en VDHL un decodificador 2 a 4 utilizando la sentencia
with-select. El diseño debe contener: a. Un pantallazo de la descripción en VHDL. b. Un pantallazo de la simulación, en el cual se debe evidenciar el correcto funcionamiento del diseño. 3. Describa en VDHL un codificador de 4 entradas, sin prioridad, utilizando la sentencia with-select. El diseño debe contener: a. Un pantallazo de la descripción en VHDL. b. Un pantallazo de la simulación, en el cual se debe evidenciar el correcto funcionamiento del diseño. 4. Describa en VDHL el circuito que se muestra en la siguiente figura: a. Utilizando la sentencia with-select. Figura 1
El diseño debe contener:
a. Un pantallazo de la descripción en VHDL. b. Un pantallazo de la simulación, en el cual se debe evidenciar el correcto funcionamiento del diseño. 5. Describa en VDHL el circuito que se muestra en la siguiente figura, utilizando la sentencia when-else.
< Figura 2
El diseño debe contener:
a. Un pantallazo de la descripción en VHDL. b. Un pantallazo de la simulación, en el cual se debe evidenciar el correcto funcionamiento del diseño.
6. Describa en VDHL el circuito que se muestra en la siguiente figura.
El diseño debe contener tres módulos diferentes (tres COMPONENTs) y un archivo de alto nivel, tal como se muestra en la siguiente figura. Figura 3
El diseño debe contener:
a. Un pantallazo de la descripción en VHDL.
b. Un pantallazo con el RTL del alto nivel.
c. Un pantallazo de la simulación, en el cual se debe evidenciar el correcto funcionamiento del diseño.
ADVERTENCIA: Todas las implementaciones en VHDL se
deben hacer utilizando el software Vivado. La implementación se debe evidenciar en el informe con la impresión de pantalla de la descripción de VHDL y el resultado de la simulación. La impresión de pantalla debe seguir la indicaciones dadas en el Anexo 0 de lo contrario el aporte NO se considerará válido.