Vous êtes sur la page 1sur 5

UNIVERSIDAD DE LAS FUERZAS ARMADAS

ESPE EXTENSIÓN LATACUNGA


CIRCUITOS DIGITALES

NOMBRE:
ALEX DARIO CHILIQUINGA CHILIQUINGA

CARRERA:
ELECTRÓNICA E INSTRUMENTACIÓN

FECHA DE ENTREGA:
17 DE ENERO DEL 2018

DOCENTE:
ING. SIXTO RAFAEL REINOSO

PERIODO:
OCTBRE 2017-FEBRERO 2018
Flip-Flops

Flip-Flops maestro-esclavo
Todos los cuatro FF-AN pueden implementarse siguiendo las órdenes de un FF-D-AN a su
entrada como muestra el dibujo esquemático. El FF-D hace de puerta (Cerrojo). Cada pulso en el
clock hará que la señal entre al sistema (como salida del FF-D-AN) y salga la misma a la salida
final respetando la tabla de verdad del FF esclavo. Así, si el esclavo es un FF-X-AN, todo el
conjunto se comporta como un FF-X-ME —aquí X puede ser un FF o bien también un sistema
secuencial complejo.

Ilustración 1Flip-Flop maestro-esclavo

Compuerta Schmitt trigger


Este tipo de entrada emplea un circuito de umbral especial que produce histéresis, una
característica que previene la conmutación errática entre estados cuando una tensión de disparo
que varía muy lentamente se encuentra en las cercanías de un nivel de entrada crítica. Esto permite
que se produzcan disparos fiables incluso cuando la entrada esté variando tan lentamente como a
1 voltio/segundo.
Para indicar que una puerta lógica es del tipo Schmitt trigger se pone en el interior de la misma el
símbolo de la histéresis:

Ilustración 2 Simbolo Schmitt trigger

Circuito detector de flancos


Para implementar un circuito detector de flancos, es necesario hacer uso de una característica de
los circuitos TTL. Toda compuerta, tiene un tiempo de propagación que es aproximadamente 10
ns (este tiempo puede variar según la tecnología de la compuerta). Con base en este concepto se
puede obtener un flanco con el circuito de la siguiente figura.
Ilustración 3 Detector de flancos

Para el circuito anterior, en el instante de tiempo en que la entrada CLK, pasa de 0 a 1, la salida
de la compuerta NOT se mantiene en 1 durante 10 ns, permitiendo que la salida de la compuerta
AND tenga a sus entradas 1 lógico durante 10 ns, dejando en la salida F un 1 lógico durante 10
ns, el cual se llamara flanco de subida. En el momento en que la entrada CLK, pasa de 1 a 0, a la
salida de la compuerta NOT se mantendrá un 0 lógico y antes de que pase a 1 lógico, la otra
entrada de la compuerta AND será 0 lógico, por consiguiente no hará ningún efecto al pasar de 1
a 0 la entrada CLK. Entonces de esta forma se produce un flanco de subida.
El simbolo de un circuito con reloj, puede ser con flanco de subida o flanco de bajada. En otra
notación, el reloj se puede identificar con las letras CP (Clock Pulse).
Señal de reloj
La entrada de disparo de un Flip-Flop. En electrónica y especialmente en circuitos digitales
síncronos, una señal de reloj es una señal usada para coordinar las acciones de dos o más circuitos.
Una señal de reloj oscila entre estado alto o bajo, y gráficamente toma la forma de una onda
cuadrada.
Una señal de reloj es producida por un generador de reloj, como se dijo usualmente en forma de
onda cuadrada y usualmente empleando una frecuencia fija constante.
Los circuitos que utilizan la señal de reloj para la sincronización pueden activarse en el flanco
ascendente, flanco descendente o en ambos, por ejemplo, las memorias DDR SDRAM son
activadas en ambos flancos.
La mayoría de los circuitos integrados complejos utilizan una señal de reloj para sincronizar sus
diferentes partes y contar los tiempos de propagación. A medida que se fue incrementando la
complejidad de los circuitos, se volvió más complicada la sincronización a través del reloj. Un
ejemplo de circuito integrado complejo es el microprocesador.

Ilustración 4 Señales de reloj distintas.


Circuito a estable con Timer 555.
En la Figura 5 se muestra un temporizador 555 conectado para funcionar como multivibrador
aestable, que es un oscilador no sinusoidal. Observe que, en este caso, la entrada umbral
(THRESH) está conectada a la entrada de disparo (TRIG). Los componentes externos R1, R2 y
C1 conforman la red de temporización que determina la frecuencia de oscilación. El condensador
C2 de 0,01 µ F conectado a la entrada de control (CONT) sirve únicamente para desacoplar y no
afecta en absoluto al funcionamiento del resto del circuito; en algunos casos se puede eliminar.

Ilustración 5 Temporizador 555 multivibrador aestable (oscilador)

Este circuito nos sirve para poder hacer un circuito oscilador muy fácil. Un circuito oscilador, es
un circuito que cambia de estado en el tiempo. Dicho en palabras más simples circuito que
parpadea osea que enciende y apaga.
Bibliografía.
Floyd, T. L., & de Turisi, E. B. L. (1997). Fundamentos de sistemas digitales (Vol. 7). Prentice
Hall.

Vous aimerez peut-être aussi