Vous êtes sur la page 1sur 4

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

FACULTAD DE INGENIERIA ELECTRONICAY ELECTRICA

PRACTICA CALIFICADA DE CIRCUITOS DIGITALES

1. Dado el circuito de la figura, se pide realizar la misma función lógica utilizando un multiplexor 8-
1 y el mínimo número de puertas lógicas necesarias.

2. Construir una OR-EXCLUSIVA de 3 entradas: (F = CꚚBꚚA) utilizando únicamente los dos


circuitos 74LS138 (decodificador de 3 a 8). Realizar las conexiones necesarias sobre cada una
de las patas de la figura, indicando claramente las entradas de datos, la salida f y las patas que
deben estar a '1' y a '0'.

3. Se quiere detectar la paridad de un mensaje de tres bits (b2, b1 y b0) de tal forma que cuando
una línea de control C, esté a '0' lógico, la paridad detectada debe ser par y cuando C ='1' la
paridad que se detecte debe ser impar. Se pide resolver el circuito utilizando un multiplexor 4-1
y el mínimo número de puertas lógicas. Considere que cero '1' es paridad par. NOTA: Utilice C
y b2 como entradas de control S1 y S0 respectivamente.
4. Dada la función de 4 variables F(ABCD) = A B + A C /D + BC + C D. Se pide:
a) Diseñarla utilizando el multiplexor 4-1 de la figura adjunta.
b) Diseñarla utilizando el decodificador 4-16 con salidas activas en bajo de la figura adjunta.
Añadir en cada caso las puertas adicionales mínimas que se consideren necesarias.
UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS
FACULTAD DE INGENIERIA ELECTRONICAY ELECTRICA

5. Dado el circuito de la figura, formado por un decodificador 4-16 y un multiplexor


8-1, se pide:
a) Deducir la tabla de la verdad del sistema.
b) Simplificar las funciones lógicas F1 y F0.
c) Obtener una expresión que utilice NAND y NOT para la función F1 y Sólo
puertas XOR para F0.

6. Los multiplexores 2-1 de la figura tienen una señal de control S y dos entradas
(S=0 selecciona la entrada como 0). Se pide: Implementar la función lógica
F (d,c,b,a) = πM (0, 1, 4, 6, 8,9, 10, 11) completando las conexiones en la
figura. La variable d es la más significativa. Indique con una x los cables que
deben quedar unidos.
7. Analice el circuito de la figura

8. Para el circuito de la figura se pide:


a) Analizarlo.
b) Rediseñarlo utilizando MUX de 8 canales.

9. En el circuito de la figura hay, entre otros, un sumador paralelo de "n" bits y


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS
FACULTAD DE INGENIERIA ELECTRONICAY ELECTRICA

un bloque "transfiere/complementa" B (representado por n XOR). Describa


funcionalmente el circuito. (Esto es, represente su operación en forma de tabla y
explíquelo verbalmente).

10. Diseñe un circuito aritmético con dos variables de selección S1S0 que genera
las siguientes operaciones aritméticas. Dibuje el diagrama lógico de una etapa
típica.
S1SO Cin=0 Cin=1
00 F= A+B F= A+B+1
01 F=A F=A+1
10 F= /B F= /B +1
11 F= A + /B F= A + /B +1
11. Rediseñe en dos niveles el circuito de la figura

12. Una rotonda tiene 4 calles de entrada y cuatro de salida. La calle A soporta de
media 5 coches por minuto, la B 15 c/min, la C 25 c/min y la D 30 c/min. Cuatro
sensores, uno por calle, nos indican en qué calles están circulando coches. Las
calles de salida son Sa, Sb, Sc, Sd, y pueden recoger 5, 10, 20 y 40 c/min
respectivamente. Teniendo en cuenta que como máximo solo puede haber
coches en dos calles de entrada simultáneamente, activar los semáforos de las
calles de salida para que salgan de la rotonda tantos coches como entran.
Deducir la tabla de funcionamiento del sistema. (1 puntos) Resolver el sistema
de control:
a) Simplificando cada función mediante el método de Karnaugh y usando
puertas básicas.
b) Mediante decodificadores de 3 a 8 líneas con salidas y habilitadores activos
a nivel bajo.
13. Una caja de seguridad dispone de 5 cerrojos (V, W,X,Y,Z) los cuales deben ser
desbloqueados para abrir la caja. Las llaves de la caja están distribuidas entre
5 ejecutivos de la siguiente manera: A tiene llaves para los cerrojos V, X; B
para V,Y; C para W,Y; D para X,Z; E para V,Z. a) Diseñar un circuito que
indique, según los ejecutivos presentes, si se puede abrir o no la caja. Realizar
UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS
FACULTAD DE INGENIERIA ELECTRONICAY ELECTRICA

el circuito con multiplexores como máximo de 8 canales de entrada. b)


Determinar cuál es el ejecutivo esencial, sin el cual es imposible abrir la caja
aunque estuviesen los otros cuatro. ¿Es posible demostrarlo algebraicamente?
Si es así, demuéstrese.

Vous aimerez peut-être aussi