Académique Documents
Professionnel Documents
Culture Documents
AGUSTIN
Facultad de Ing. De Producción y Servicio
Escuela profesional de Ing. de
Telecomunicaciones
LABORATORIO 11:
Diseño y Aplicaciones de Contadores Síncronos y Asíncronos
I. OBJETIVOS
1.1.1 El circuito de Reloj debe ser conectado a la entrada de reloj del primer
flip-flop.
1.1.2 Configure este reloj para que pueda preciarse considerablemente el
cambio en el conteo. (Periodo grande)
D1 D2 D3 D4
LED-GREEN LED-GREEN LED-GREEN LED-GREEN
R1 R2 R3 R4
330 330 330 330
0 1 1 0
4 15 9 11 4 15 9 11
1 1 1 1
S
J Q J Q J Q J Q
U3:A(CLK)
1 6 1 6
CLK CLK CLK CLK
16 14 12 10 16 14 12 10
1 K Q 1 K Q 1 K Q 1 K Q
R
R
3
R5(1)
R5
10k
1.2 Oprima S1 momentáneamente. ¿Qué hace esta acción?, indique como están las
salidas.
Esta acción sirve para poner directamente en 0 y reiniciar al flip flip, estamos
hablando de la entrada clear. Esta es activa en nivel bajo al presionar s1 se hace
corto circuito y va directamente a tierra.
Figura 1.
1.3 En la tabla 1a y 1b, registre los estados lógicos de las salidas Q0, Q1, Q2, Q3 para
los pulsos de reloj en forma secuencial.
2.1 Ahora Configure el reloj con una frecuencia de 4 Khz, el cual será conectada a la
entrada del FF1 del circuito previamente armando, Para este caso puede usar el
generador de onda cuadrada del laboratorio o el circuito de reloj previamente
configurado para generar la frecuencia solicitada.
2.2 Mida el periodo de los pulsos de reloj en la entrada del Flip-Flop, usando el
osciloscopio. Anótelo.
𝟏
treloj = 𝟒𝟎𝟎𝟎 seg.
2.3 Ahora mida el periodo en la salida del primer FlipFlop (Q0) Anótelo.
𝟏
tFF1 = 𝟐𝟎𝟎𝟎 seg.
2.4 Ahora mida el periodo en la salida del último FlipFlop (Q3). Anótelo.
𝟏
tFF4 = seg.
𝟐𝟓𝟎
2.7 Dibuje las formas de onda en cada una de las salidas del contador y el diagrama
de estados. Identifique el bit LSB y el bit MSB
Diagrama de tiempos
Diagrama de estado
0
15
0000 1
1111 0001
14
2
1101 0010
13
3
1101 0011
12
1100 0100 4
11 5
1011 0101
10 1010 0110 6
1001 0111 7
9 1000 8
3. FRECUENCIA FUNCIONAMIENTO DEL CONTADOR BINARIO ASINCRONO 7493
3.1 En la figura 2 se encuentra la distribución de pines y el circuito interno del
contador binario asíncrono 7493. Analice el funcionamiento de este circuito,
según el esquema y la tabla adjunta de la figura 2.
Analizando este integrado si colocamos una señal de reloj tanto para la entrada A
y la entrada B. este funcionamiento no corresponderá al funcionamiento de la
tabla de verdad, ya que no cumple con ese conteo, en naturales el conteo que se
daría es : 0, 3, 4, 7, 8, 11, 12, 15 y reinicia otra vez . Esto va a depender también de
la frecuencia de cada reloj en este caso las dos señales de reloj trabajan con 1 HZ.
Figura 2.
U2 1
U2(CKA)
14 12
CKA QA 1
U2(CKB) 1 9
CKB QB
8
QC 1
11
QD
2
0 3
R0(1)
R0(2)
1
74LS93
0
3.2 De la figura 2(b). Qué pasa si se conecta la salida QA a la entrada de Reloj B,
¿corresponde a la Tabla de verdad en (c)? Justifique su respuesta.
U2 1
U2(CKA)
14 12
CKA QA 1
1 9
CKB QB
8
QC 1
11
QD
2
0 3
R0(1)
R0(2)
1
74LS93
0
D1 D2 D3 D4
LED-GREEN LED-GREEN LED-GREEN LED-GREEN
R1 R2 R3 R4
330 330 330 330
0 1 1 0
4 15 9 11 4 15 9 11
1 1 1 1
S
J Q J Q J Q J Q
U3:A(CLK)
1 6 1 6
CLK CLK CLK CLK
16 14 12 10 16 14 12 10
1 K Q 1 K Q 1 K Q 1 K Q
R
R
3
R5(1)
R5
10k
3.4 Diseñe mediante el análisis de la pregunta 3.2 y 3.3 conteos de MOD-8, MOD-16,
MOD-5 y MOD-10 con este circuito integrado. Muestre los conteos; conectando
leds a las salidas y también un decodificador BCD a 7 Segmentos con su
respectivo display. Use una entrada de reloj según sea el diseño (Puede usar el
generador de onda cuadrada del laboratorio o su circuito reloj con el 555 con
frecuencia de 1 Hz. Anexar las tablas de verdad.
MOD - 8 (COM)
U2(CKA) U2 U1
14 12 7 13
CKA QA A QA
1 9 1 12
CKB QB B QB
8 2 11
QC C QC
11 6 10
QD D QD
2 4 9
R0(1) BI/RBO QE
3 5 15
R0(2) RBI QF
3 14
LT QG
74LS93
74LS47
U3:A
2
3
1
7408
U5:A
8
9 2 U3:B
1 5
6
74HC4075 4
7408
U3:C
10
8
9
7408
MOD – 16 NO SE PUEDE HALLAR POR TIENE QUE SER MENOR QUE 2N.
U4(CKA) U4 U6
14 12 7 13
CKA QA A QA
1 9 1 12
CKB QB B QB
8 2 11
QC C QC
11 6 10
QD D QD
2 4 9
R0(1) BI/RBO QE
3 5 15
R0(2) RBI QF
3 14
LT QG
74LS93
74LS47
U7:A
2
3 U3:D
1 13
11
7432 12
7408
MOD - 10 (COM)
U8(CKA) U8 U9
14 12 7 13
CKA QA A QA
1 9 1 12
CKB QB B QB
8 2 11
QC C QC
11 6 10
QD D QD
2 4 9
R0(1) BI/RBO QE
3 5 15
R0(2) RBI QF
3 14
LT QG
74LS93
74LS47
U10:A
2
3
U7:B 1
5
6 7408
4
7432 U11:A
13
12 2
1
7411
3.5 Dibujar los diagramas de tiempos y de estados para cada uno de los circuitos
analizados en el procedimiento del punto anterior.
MOD – 8
0000
1000 0001
0111 0010
0110 0011
0101 0100
MOD – 5
0000
0101 0001
0100 0010
0011
MOD – 10
0000
1010 0001
1001 0010
1000 0011
0111 0100
0110 0101
Diagrama de estados
0
8 1
7 2
6 3
5 4
Tabla del estado presente y el estado siguiente
Presente Siguiente
Q2 Q1 Q0 Q2 Q1 Q0 J2 K2 J1 K1 J0 K0
0 0 0 0 0 1 0 x 0 x 1 x
0 0 1 0 1 0 0 x 1 x x 1
0 1 0 0 1 1 0 x x 0 1 x
0 1 1 1 0 0 1 x x 1 x 1
1 0 0 1 0 1 x 0 0 x 1 x
1 0 1 1 1 0 x 0 1 x x 1
1 1 0 1 1 1 x 0 x 0 1 x
1 1 1 0 0 0 x 1 x 1 x 1
J2 =Q1.Q0
Q2 \Q1 Q0 00 01 11 10
0 0 0 1 0
1 X X X X
7408
U1:A(J)
2
4 15 9 11 4 15
S
J Q J Q J Q
1 6 1
CLK CLK CLK
16 14 12 10 16 14
K Q K Q K Q
R
R
3
3
7476 7476 7476
U1:A(CLK)
U3:A
1
3
2
7408
U1:A(J)
2
4 15 9 11 4 15
S
S
J Q J Q J Q
1 6 1
CLK CLK CLK
16 14 12 10 16 14
K Q K Q K Q
R
R
3
3
7476 7476 7476
U1:A(CLK)
5.5 Ahora active el CLEAR (MR) enviando un pulso de flanco de subida sobre la
entrada Switch MR. ¿Qué observa en las salidas?
5.6 Ahora use la entrada de cuenta hacia arriba (COUNT UP) enviando sucesivos
pulsos de bajada mediante Switch ‘B. Observe qué sucede con las salidas en los
leds L0 a L3 (salidas binarias) y los leds L5 - L6 (desbordes de conteo). Descríbalo.
5.7 Ahora coloque +5V en la entrada COUNT UP y el Switch ‘B en la entrada COUNT
DOWN, es decir un intercambio. Envíe pulsos de bajada por COUNT DOWN y
observe las salidas. (L0 a L6). Descríbalo:
5.8 Programe datos de inicio (D0D1D2D3), cárguelos utilizando la entrada LOAD
utilizando el Switch ‘A. Active el COUNT DOWN enviando pulsos y observe las
salidas:
5.9 Aplique las salidas (Q3, Q2, Q1 y Q0) a las entradas de un CI decodificador de 7
segmentos y la salida de este a un display de siete segmentos. La salida Carry
aplíquela a un Led.
5.10 Aplique como circuito de reloj la señal del 555 a una frecuencia de 1Hz.
Aplique dicha señal a la entrada COUNT UP del contador.
5.11 Compruebe y explique el funcionamiento del circuito a partir de un
oscilograma y/o un diagrama de estados.
5.12 Cambie a un contador descendente. (verifique la salida Borrow)
5.13 Compruebe y explique el funcionamiento del circuito a partir de un
oscilograma y/o un diagrama de estados.
U1
15 3
1 1
D0 Q0
2
1 10
D1 Q1
6
1 9
D2 Q2
7
0 D3 Q3
5 12
UP TCU
4 13
DN TCD
11 330 330 330 330
PL
14
MR
1 74LS192 10k 10k
R5
10k
R6
10k