Vous êtes sur la page 1sur 15

UNIVERSIDAD NACIONAL DE SAN

AGUSTIN
Facultad de Ing. De Producción y Servicio
Escuela profesional de Ing. de
Telecomunicaciones

CURSO: Diseño Digital


INTEGRANTES: Kathy Valle Guevara
Lucero Taco Churata

LABORATORIO 11:
Diseño y Aplicaciones de Contadores Síncronos y Asíncronos

Docente: Ing. Juan Carlos Cuadros


Arequipa – Perú
2018
LABORATORIO 11:
Diseño y Aplicaciones de Contadores Síncronos y Asíncronos

I. OBJETIVOS

a) Analizar, implementar, diseñar y aplicar en forma práctica circuitos contadores


digitales.
b) Implementar y analizar un contador binario de 4 bits con Flip-Flops JK.
c) Implementar, analizar y usar contadores de 4 bits como divisores de frecuencia.
d) Diseñar, implementar y probar un contador de décadas usando circuitos
integrados contadores MSI

II. PROCEDIMIENTO EXPERIMENTAL

1. CONTADOR BINARIO ASINCRONO DE CUATRO BITS BASADO EN FLIP-FLOP’s


1.1 Conecte el circuito de la Figura 1. Asegúrese de que los led’s estén conectados
correctamente a los flip-flops de manera que indiquen una cuenta binaria
ascendente identificando el bit mas significativo (MSB) y el bit menos
significativo (LSB). Recuerde que debe de alimentar a los CI con Vcc y GND.

1.1.1 El circuito de Reloj debe ser conectado a la entrada de reloj del primer
flip-flop.
1.1.2 Configure este reloj para que pueda preciarse considerablemente el
cambio en el conteo. (Periodo grande)

D1 D2 D3 D4
LED-GREEN LED-GREEN LED-GREEN LED-GREEN

R1 R2 R3 R4
330 330 330 330

0 1 1 0

U3:A U1:B U2:A U2:B


2

4 15 9 11 4 15 9 11
1 1 1 1
S

J Q J Q J Q J Q
U3:A(CLK)
1 6 1 6
CLK CLK CLK CLK
16 14 12 10 16 14 12 10
1 K Q 1 K Q 1 K Q 1 K Q
R

R
3

74HC76 7476 7476 7476

R5(1)
R5
10k

1.2 Oprima S1 momentáneamente. ¿Qué hace esta acción?, indique como están las
salidas.
Esta acción sirve para poner directamente en 0 y reiniciar al flip flip, estamos
hablando de la entrada clear. Esta es activa en nivel bajo al presionar s1 se hace
corto circuito y va directamente a tierra.

Figura 1.

1.3 En la tabla 1a y 1b, registre los estados lógicos de las salidas Q0, Q1, Q2, Q3 para
los pulsos de reloj en forma secuencial.

Numero Binario Pulso Numero Binario Pulso


Bit 4 Bit 3 Bit 2 Bit 1 de reloj Bit 4 Bit 3 Bit 2 Bit 1 de reloj
Q3 Q2 Q1 Q0 Q3 Q2 Q1 Q0
0 0 0 0 0 1 0 0 1 9
0 0 0 1 1 1 0 1 0 10
0 0 1 0 2 1 0 1 1 11
0 0 1 1 3 1 1 0 0 12
0 1 0 0 4 1 1 0 1 13
0 1 0 1 5 1 1 1 0 14
0 1 1 0 6 1 1 1 1 15
0 1 1 1 7 0 0 0 0 16
1 0 0 0 8 0 0 0 1 17

1.4 ¿Qué sucede en los pulsos de reloj 15 y 16?


En los pulsos de reloj 15 y 16, acaba y reinicia el conteo ya que este contador esta
conformado por 4 flip flops y cuenta 2^4 esto es igual a 16 estados desde el 0 al
15; en el pulso de reloj 15 termina en 1111 binario y 15 natural, mientras que en él
puso 16 reinicia con 0000binario y natural 0
2. CONTADOR BINARIO ASINCRONO DE CUATRO BITS UTILIZADO COMO DIVISOR DE
FRECUENCIA

2.1 Ahora Configure el reloj con una frecuencia de 4 Khz, el cual será conectada a la
entrada del FF1 del circuito previamente armando, Para este caso puede usar el
generador de onda cuadrada del laboratorio o el circuito de reloj previamente
configurado para generar la frecuencia solicitada.

2.2 Mida el periodo de los pulsos de reloj en la entrada del Flip-Flop, usando el
osciloscopio. Anótelo.

𝟏
treloj = 𝟒𝟎𝟎𝟎 seg.

2.3 Ahora mida el periodo en la salida del primer FlipFlop (Q0) Anótelo.

𝟏
tFF1 = 𝟐𝟎𝟎𝟎 seg.

2.4 Ahora mida el periodo en la salida del último FlipFlop (Q3). Anótelo.

𝟏
tFF4 = seg.
𝟐𝟓𝟎

2.5 Encuentre la frecuencia de dicho periodo.

fFF4 = 0,250 Khz.

2.6 Qué puede comentar de la comparación de frecuencia de salida versus la


frecuencia de entrada, qué comentario añade con respecto a las frecuencias en
las otras salidas (Q1, Q2).
Nos dios cuenta que el periodo va aumentado de esta forma: iniciamos con un
periodo T, seguimos con 2T, 4T , 8T y 16T. este va aumentado cada ves mas ya que
solo funciona en el flaco de bajada. El periodo va creciendo a razón de base de 2

2.7 Dibuje las formas de onda en cada una de las salidas del contador y el diagrama
de estados. Identifique el bit LSB y el bit MSB

Diagrama de tiempos

Diagrama de estado
0
15
0000 1
1111 0001
14
2
1101 0010

13
3
1101 0011

12
1100 0100 4

11 5
1011 0101

10 1010 0110 6

1001 0111 7
9 1000 8
3. FRECUENCIA FUNCIONAMIENTO DEL CONTADOR BINARIO ASINCRONO 7493
3.1 En la figura 2 se encuentra la distribución de pines y el circuito interno del
contador binario asíncrono 7493. Analice el funcionamiento de este circuito,
según el esquema y la tabla adjunta de la figura 2.

Analizando este integrado si colocamos una señal de reloj tanto para la entrada A
y la entrada B. este funcionamiento no corresponderá al funcionamiento de la
tabla de verdad, ya que no cumple con ese conteo, en naturales el conteo que se
daría es : 0, 3, 4, 7, 8, 11, 12, 15 y reinicia otra vez . Esto va a depender también de
la frecuencia de cada reloj en este caso las dos señales de reloj trabajan con 1 HZ.

Figura 2.

U2 1
U2(CKA)
14 12
CKA QA 1
U2(CKB) 1 9
CKB QB
8
QC 1
11
QD
2
0 3
R0(1)
R0(2)
1

74LS93
0
3.2 De la figura 2(b). Qué pasa si se conecta la salida QA a la entrada de Reloj B,
¿corresponde a la Tabla de verdad en (c)? Justifique su respuesta.

U2 1
U2(CKA)
14 12
CKA QA 1
1 9
CKB QB
8
QC 1
11
QD
2
0 3
R0(1)
R0(2)
1

74LS93
0

En este caso si le corresponde la tabla de verdad C ya que al conectar la salida QA a la entrada


de reloj B este se convierte en un contador asíncrono. Por las salidas de los flip flops van
conectados a las entradas del que sigue y solo tendríamos una señal de reloj. Como lo hemos
visto en el inciso 1 . este seria el funcionamiento por dentro.

D1 D2 D3 D4
LED-GREEN LED-GREEN LED-GREEN LED-GREEN

R1 R2 R3 R4
330 330 330 330

0 1 1 0

U3:A U1:B U2:A U2:B


2

4 15 9 11 4 15 9 11
1 1 1 1
S

J Q J Q J Q J Q
U3:A(CLK)
1 6 1 6
CLK CLK CLK CLK
16 14 12 10 16 14 12 10
1 K Q 1 K Q 1 K Q 1 K Q
R

R
3

74HC76 7476 7476 7476

R5(1)
R5
10k

3.3 Que hacen las entradas R0(1) y R0(2).


Están son las entradas de reinicio. Estos pines son las entradas a una compuerta
NAND interna en el circuito integrado cuya salida se encuentra enlazada a las
entradas de reset de los 4 flip flops internos. Para que se reinicie el conteo estos
pines deben estar en nivel alto, por el contrario, si uno o ambos pines estas en
nivel bajo el conteo seguirá

3.4 Diseñe mediante el análisis de la pregunta 3.2 y 3.3 conteos de MOD-8, MOD-16,
MOD-5 y MOD-10 con este circuito integrado. Muestre los conteos; conectando
leds a las salidas y también un decodificador BCD a 7 Segmentos con su
respectivo display. Use una entrada de reloj según sea el diseño (Puede usar el
generador de onda cuadrada del laboratorio o su circuito reloj con el 555 con
frecuencia de 1 Hz. Anexar las tablas de verdad.

MOD - 8 (COM)

U2(CKA) U2 U1
14 12 7 13
CKA QA A QA
1 9 1 12
CKB QB B QB
8 2 11
QC C QC
11 6 10
QD D QD
2 4 9
R0(1) BI/RBO QE
3 5 15
R0(2) RBI QF
3 14
LT QG
74LS93
74LS47

U3:A
2
3
1

7408

U5:A
8
9 2 U3:B
1 5
6
74HC4075 4

7408

U3:C
10
8
9

7408
MOD – 16 NO SE PUEDE HALLAR POR TIENE QUE SER MENOR QUE 2N.

N NUMERO DE FLIP FLOPS Y TENEMOS 4 FLIP FLOPS


MOD - 5 (COM)

U4(CKA) U4 U6
14 12 7 13
CKA QA A QA
1 9 1 12
CKB QB B QB
8 2 11
QC C QC
11 6 10
QD D QD
2 4 9
R0(1) BI/RBO QE
3 5 15
R0(2) RBI QF
3 14
LT QG
74LS93
74LS47

U7:A
2
3 U3:D
1 13
11
7432 12

7408

MOD - 10 (COM)

U8(CKA) U8 U9
14 12 7 13
CKA QA A QA
1 9 1 12
CKB QB B QB
8 2 11
QC C QC
11 6 10
QD D QD
2 4 9
R0(1) BI/RBO QE
3 5 15
R0(2) RBI QF
3 14
LT QG
74LS93
74LS47

U10:A
2
3
U7:B 1
5
6 7408
4

7432 U11:A
13
12 2
1

7411
3.5 Dibujar los diagramas de tiempos y de estados para cada uno de los circuitos
analizados en el procedimiento del punto anterior.

MOD – 8

0000
1000 0001

0111 0010

0110 0011

0101 0100

MOD – 5

0000

0101 0001

0100 0010

0011
MOD – 10
0000
1010 0001

1001 0010

1000 0011

0111 0100

0110 0101

4. DISEÑO DE UN CONTADOR BINARIO SINCRONO CON FLIP-FLOP’s


4.1 Diseñe un contador síncrono MOD-8 (conteo de 000 a 111), teniendo como
referencia los dispositivos digitales de la figura siguiente:

4.2 Desarrolle el procedimiento de teoría (Diagrama de estados, Tabla de


transiciones, simplificación y diagrama circuito).

Diagrama de estados

0
8 1

7 2

6 3
5 4
Tabla del estado presente y el estado siguiente

Presente Siguiente
Q2 Q1 Q0 Q2 Q1 Q0 J2 K2 J1 K1 J0 K0
0 0 0 0 0 1 0 x 0 x 1 x
0 0 1 0 1 0 0 x 1 x x 1
0 1 0 0 1 1 0 x x 0 1 x
0 1 1 1 0 0 1 x x 1 x 1
1 0 0 1 0 1 x 0 0 x 1 x
1 0 1 1 1 0 x 0 1 x x 1
1 1 0 1 1 1 x 0 x 0 1 x
1 1 1 0 0 0 x 1 x 1 x 1

J2 =Q1.Q0
Q2 \Q1 Q0 00 01 11 10
0 0 0 1 0
1 X X X X

4.3 Indique cual es el bit más significativo y el bit menos significativo


Q2: bit mas significativo
Q0: bit menos significativo
4.4 Realice el conexionado del circuito
U3:A
1
3
2

7408
U1:A(J)

U1:A U1:B U2:A

2
4 15 9 11 4 15

S
J Q J Q J Q
1 6 1
CLK CLK CLK
16 14 12 10 16 14
K Q K Q K Q
R

R
3

3
7476 7476 7476
U1:A(CLK)

4.5 Realice la simulación del circuito.

U3:A
1
3
2

7408
U1:A(J)

U1:A U1:B U2:A


2

2
4 15 9 11 4 15
S

S
J Q J Q J Q
1 6 1
CLK CLK CLK
16 14 12 10 16 14
K Q K Q K Q
R

R
3

3
7476 7476 7476
U1:A(CLK)

5. FUNCIONAMIENTO DEL CONTADOR BINARIO SINCRONO 74193


5.1 Identifique mediante la hoja de datos del 74LS193, cuáles son las entradas y
cuales son las salidas, a continuación a las entradas coloque interruptores como
en laboratorios pasados para el análisis experimental, a las salidas coloque LED’s
para visualizar el comportamiento y su trabajo.
5.2 Encienda el módulo con los switch como muestra la figura 3.
5.3 Coloque un dato de inicio diferente de cero con los switches de datos D0D1D2D3
(por ejemplo: 0011). A este proceso se le denomina programación o “preseteo” o
carga en paralelo. Observe si las salidas variaron.
5.4 Ahora coloque en las salidas el dato que usted programó enviando un pulso de
flanco de bajada sobre la entrada LOAD utilizando el Switch ‘A. ¿Observe las
salidas, qué sucedió?
Figura 3.

5.5 Ahora active el CLEAR (MR) enviando un pulso de flanco de subida sobre la
entrada Switch MR. ¿Qué observa en las salidas?
5.6 Ahora use la entrada de cuenta hacia arriba (COUNT UP) enviando sucesivos
pulsos de bajada mediante Switch ‘B. Observe qué sucede con las salidas en los
leds L0 a L3 (salidas binarias) y los leds L5 - L6 (desbordes de conteo). Descríbalo.
5.7 Ahora coloque +5V en la entrada COUNT UP y el Switch ‘B en la entrada COUNT
DOWN, es decir un intercambio. Envíe pulsos de bajada por COUNT DOWN y
observe las salidas. (L0 a L6). Descríbalo:
5.8 Programe datos de inicio (D0D1D2D3), cárguelos utilizando la entrada LOAD
utilizando el Switch ‘A. Active el COUNT DOWN enviando pulsos y observe las
salidas:
5.9 Aplique las salidas (Q3, Q2, Q1 y Q0) a las entradas de un CI decodificador de 7
segmentos y la salida de este a un display de siete segmentos. La salida Carry
aplíquela a un Led.
5.10 Aplique como circuito de reloj la señal del 555 a una frecuencia de 1Hz.
Aplique dicha señal a la entrada COUNT UP del contador.
5.11 Compruebe y explique el funcionamiento del circuito a partir de un
oscilograma y/o un diagrama de estados.
5.12 Cambie a un contador descendente. (verifique la salida Borrow)
5.13 Compruebe y explique el funcionamiento del circuito a partir de un
oscilograma y/o un diagrama de estados.
U1
15 3
1 1
D0 Q0
2
1 10
D1 Q1
6
1 9
D2 Q2
7
0 D3 Q3
5 12
UP TCU
4 13
DN TCD
11 330 330 330 330
PL
14
MR
1 74LS192 10k 10k
R5
10k

R6
10k

Vous aimerez peut-être aussi