Académique Documents
Professionnel Documents
Culture Documents
Laboratório de Eletrônica
Prática 7: Modulação PWM com LM555
Turma 2
Lucas da Costa e Silva, UFPI, Prof. Dr. Luís Gustavo Mota Souza, UFPI.
I. OBJETIVO
II. INTRODUÇÃO
Figura 1: LM 555 no modo astável.
O CI LM555 é feito de uma combinação de compa-
radores lineares e flip-flops digitais. O circuito interno é • Operação monoastável: O temporizador 555 pode tam-
geralmente alojado num encapsulamento de 8 pinos. Uma bém ser usado como um circuito multivibrador monoestável
conexão em série de três resistores determina os níveis da ou de único (one-shot), como mostrado na fig.2. Quando o
tensão de referência para os dois comparadores em 2Vcc/3 e sinal de entrada de disparo torna-se negativo, a saída no pino
Vcc/3. A saída desses comparadores habilita ou desabilita a 3 vai para o nível alto e ai permanece durante o período de
unidade do flip-flop. A saída do circuito flip-flop é, então, tempo:
aplicada a um estágio amplificador de saída. O temporizador Talto = 1,1Ra ∙ C
555 é geralmente utilizado de duas maneiras, no modo astá-
vel e modo monoastável. O capacitor C carrega-se até Vcc através do resistor Ra. Du-
rante o intervalo de carga a saída permanece alta. Quando a
• Operação astável: tensão através do capacitor atinge o nível de limiar de
2Vcc/3, o comparador 1 dispara o flip-flop produzindo uma
O CI temporizador 555 é utilizado como um multivibrador tensão de saída em nível baixo. O transistor de descarga vai
astável ou circuito de clock. A análise do circuito no modo para baixo, fazendo o capacitor permanecer próximo de 0 V
astável é demonstrada a seguir e pode ser vista na fig.1. O até ser novamente disparado.
capacitor C carrega-se até Vcc através dos resistores Ra e
Rb. A tensão no capacitor vai aumentar até 2Vcc/3, esta
tensão é chamada tensão de limiar no pino 6, no qual o
comparador 1 altera o estado do flip-flop. Por sua vez, o
transistor de descarga é forçado a ligar, provocando o des-
carregamento do capacitor no pino 7 através de Rb. A tensão
do capacitor diminui, então, até cair abaixo do nível de dis-
paro (Vcc/3). O flip-flop é disparado, colocando a saída no-
vamente no nível alto.
Lucas da Costa e Silva estudante de Engenharia Elétrica pela Universi- Figura 2: LM 555 no modo monoastável.
dade Federal do Piauí (e-mail: lucasdacostaesilva@gmail.com).
2
IV. PROCEDIMENTO
P 1 2 3 4 T
G
V1 D1 D2
15V 1N4148 1N4148
R2 Figura 4: Formas de onda da carga e descarga do Capacitor e Saída do
Key = A LM555.
10kΩ VCC
RST OUT
DIS
THR R3
experimentais, para efeito de comparação.
TRI 10kΩ Tabela 1: Resultados teóricos, simulados e experimentais.
CON Comportamento da forma de onda da tensão no capacitor (C1)
C1 C2 GND LM555CM
1uF 100nF U1
Teórico Simulado Experimental
Tempo de
3.46ms 3.56ms
carga(tC)
Tempo de
2.77ms 4.6ms
Figura 3: Esquemático para prática.
Descarga(tD)
Comportamento da forma de onda da tensão do resistor (R3)
Analisando a Fig. 3, quando o sinal de acionamento é Teórico Simulado Experimental
gerado, um nível lógico alto de tensão é aplicado ao pino 4 Razão Cícli-
56% 56%
(habilita o LM); os resistores R1 e R2, e o capacitor C1 de- ca (D)
finem a frequência de operação e a razão cíclica; a descarga Frequência
do capacitor C1 ocorre rapidamente pelo diodo D2 gerando do sinal cha- 160Hz 116Hz
um impulso, de modo que mais impulsos sejam inseridos vedo (fc)
toda vez que o capacitor descarrega até que o sinal aplicado
ao pino 5 vá a nível lógico baixo. V. QUESTIONÁRIO
Usando R1 = 1kΩ, R2 como potenciômetro ajustado
em 40% do valor e C1 = 1uF, podemos calcular o tempo de a) Explique detalhadamente o comportamento do circuito.
carregamento e descarregamento, assim como a frequência
na saída e a razão ciclíca, através das equações abaixo. O capacitor C carrega-se, tendendo ao valor Vcc, através
dos resistores externos Ra e Rb. A tensão do capacitor au-
𝑡1 = 0.693(𝑅1 + 𝑅2 )𝐶1 menta até ultrapassar 2Vcc/3. Essa tensão é a tensão de li-
miar do pino 6 que leva o comparador 1 a disparar o flip-
𝑡2 = 0.693𝑅2 𝐶1 flop de forma que a saída no pino 3 seja levada para nível
baixo. Além disso, o transistor de descarga é ligado, fazendo
1.44 com que o capacitor seja descarregado através de Rb pelo
𝑓= pino 7. A tensão no capacitor diminui até cair abaixo do
(𝑅1 + 2𝑅2 )𝐶1
valor de disparo (Vcc/3). O flip-flop é disparado, a saída
𝑅2 retorna para o nível alto e o transistor de descarga é desliga-
𝐷 =1− do, fazendo com que o capacitor possa novamente ser carre-
(𝑅1 + 2𝑅2 )
gado através dos resistores Ra e Rb em direção ao valor.
Os resultados obtidos foram:
b) Explique o comportamento das formas de onda obtidas
𝑡1 = 3.465 𝑚𝑠 durante o item 6 letras (b) e (c), e compare com as formas de
ondas simuladas equivalentes.
𝑡2 = 2.772 𝑚𝑠
Percebe-se que a forma de onda e os resultados de tempo de
𝑓 = 160𝐻𝑧 carga e descarga do capacitor foram muito próximos, levan-
do-nos a confirmar de que a experiência teve êxito.
3