Vous êtes sur la page 1sur 7

Facultad de Ingeniería.

Carrera Profesional de Ingeniería


Electrónica.

Curso/Clase “CIRCUITOS DIGITALES 1” Semestre 2019 - 2

Evaluación EP Ciclo VII

Docente LUIS GUTÉRREZ MAGÁN Tipo “A”

Duración 180 minutos Fecha 14/10/19

Apellidos y Nombres: Velásquez Chávez, Cristian Hernán Nota:

Indicaciones:
1. Sea cuidadoso con su ortografía y redacción, el cual formará parte de su calificación. Escriba con letra clara y legible.
2. Lea bien la pregunta o enunciado antes de responder. Administre su tiempo eficazmente.
3. Sea breve y objetivo en su respuesta. No se califica por extensión, sino por calidad de respuesta.
4. No puede utilizar apuntes, notas de clase, diapositivas o libros. A menos que el docente del curso se lo permita.
5. Mantenga orden y limpieza en el desarrollo de su evaluación.

1. Las normas de seguridad de los aviones modernos exigen tener circuitos de redundancia. Es por eso que, por ejemplo, para el sistema
de aterrizaje se necesita un circuito que tenga 3 sensores que indiquen si el tren de aterrizaje esta abajo antes de empezar el
procedimiento de descenso de la nave.
• Diseñar un circuito que tenga le indique al piloto si el tren de aterrizaje esta abajo, esto ocurre si al menos 2 de los sensores
detectan que el tren ha bajado (2 ptos).

Simplificación:
A B C X
0 0 0 0 A'BC+AB'C+ABC'+ABC
BC(A+A’) +A(B'C+BC')
0 0 1 0
BC+A(BxorC)
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1

• Implementar la función en VHDL (2 ptos).

COMPRIMIDO
2. El horario laboral de una fábrica es de 8 horas diarias, dividas en 3 turnos: de 8 a 11 (primer turno), de 11 a 13 (segundo turno), de 13
a 16 (descanso) y de 16 a 19(tercer turno). Se le pide diseñar al departamento de ingeniería un circuito que tenga como entrada la hora
en binario menos ocho y que proporcione a la salida el número de turno que se está trabajando (cero si es esta en descanso).

• Expresar las funciones mínimas de salida en suma de productos y como producto de sumas. (2 ptos)
• Obtener las expresiones correspondientes a cada una de las anteriores funciones realizadas con un solo tipo de puerta
NAND (2 ptos).
• Implementar las funciones en VHDL(2ptos).
F0 F1

A B C D X Y
0 0 0 0 0 1
0 0 0 1 0 1
0 0 1 0 0 1
0 0 1 1 1 0
0 1 0 0 1 0
0 1 0 1 0 0
0 1 1 0 0 0
0 1 1 1 0 0
1 0 0 0 1 1
1 0 0 1 1 1
1 0 1 0 1 1
1 0 1 1 1 1
1 1 0 0 0 0
1 1 0 1 0 0
1 1 1 0 0 0
1 1 1 1 0 0

F0=A’B’CD+A´BC´D´+AB’C’D’+AB’C’D+AB’CD’+AB’CD

F1=A’B’C’D’+A’B’C’D+A’B’CD´+AB’C’D’+AB’C’D+AB’CD’+AB’CD

Simplificación por mapa de karnaugt:

Fx A A'
D' 1
B
D
1 1 1
B'
D' 1 1
C' C C'

Fx = A'BC'D'+B'CD+AB'
Fy A A'
D'
B
D
1 1 1
B'
D' 1 1 1 1
C' C C'

Fy = AB'+B'D'+B'C'

3. Luis tiene que ir a una fiesta, pero no solo. Tiene cuatro nombres en su Instagram: Ana, Beatriz, Carmen y Diana. Puede invitar a mas
de una de ellas, pero no a las cuatro. Para no romper corazones se pone las siguientes condiciones:
• Si invita a Beatriz, debe invitar a Carmen.
• Si invita a Ana y a Carmen, deberá invitar también a Beatriz o a Diana.
• Si invita a Carmen o a Diana, no invita a Ana, deberá invitar también a Beatriz.

Antes de hacer las respectivas llamadas necesita diseñar un circuito que le indique cuando su elección NO es la correcta (2 ptos).

A B C D X
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 1
0 1 1 0 1
0 1 1 1 1
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 1
1 1 0 0 0
1 1 0 1 1
1 1 1 0 1
1 1 1 1 0

A´BC´D+A´BCD´+A´BCD+AB´CD+ABC´D+ABCD´
A´B(C xor D)+CD(A xor B)+AB(C xor D)
C xor D(A´B+AB)+CD(A xor B)

Implementar la función en VHDL (2 ptos).


4. Diseñar un circuito sumador/restador de números de 4 bits. Haga uso de los integrados necesarios para desarrollar el ejercicio. El
circuito deberá aceptar entradas en binario y mostrar la salida en decimal hasta el numero 30 (6 ptos).

COMPRIMIDO

Vous aimerez peut-être aussi