Vous êtes sur la page 1sur 8

SERIE 1 bac2020

Exercice N° 1
Soient les nombres binaires suivants :
A = 11111100 ; B = 11001111 ; C= 101 ; D= 1010011 ;
Réaliser en binaire les opérations suivantes.
X1 = A + B
X2 = B + C + D
X3 = A – B

Exercice N° 2
Représenter sur un octet les équivalents binaires des nombres suivants : (-58) et (+58) selon la notation
en complément à 2 (utiliser un format à 8 bits y compris le bit de signe), puis vérifier en binaire que la
somme (-58) + (+58) est nulle.
Exercice N° 3
Soient les nombres décimaux suivants :
A = (15)10B = (- 12)10C = (- 22)10
Calculer en binaire sur un octet les sommes suivantes :
 S1 = A + B S2 = B + C
Exercice N° 4
1-/ Donner l’intervalle des valeurs décimales signés qu’on peut représenter avec un format à 5 bits puis
avec un format à 12 bits y compris le bit de signe.
2-/ Donner le nombre de bits nécessaires pour représenter les nombres décimaux compris entre
-16383 et 16383
Exercice N° 5
Soient les nombres décimaux suivants :
A = (78)10B = (93)10
1-/ Coder en binaire les nombres A et B sur un octet
2-/ Effectuer en binaire l’opération A + B. Conclure
Exercice N° 6
Trouver le nombre décimal équivalent de chacun des nombres binaires signés suivants représentés en
complément à 2 sur un octet.
A= (10111010)2B= (11011010)2C= (01010110)2
Exercice N° 7
Soient les nombres décimaux suivants :
A = (278)10

B = (902)10

C = (698)10
Effectuer en BCD les opérations suivantes et vérifier les résultats trouvés en décimal
S1 = A + B
S2 = A + C
S3 = B + C

Page : 1
Exercie 8 :

Mise en œuvre d'un additionneur en circuit intégré:

2-1- En utilisant le dossier technique relatif au circuit intégré 74LS83 objet de l'étude,
déduire ses principales caractéristiques.

2-2- Avec le logiciel de simulation ISIS :


a- Réaliser le schéma structurel suivant (figure 2):

b- Mettre le commutateur I à la masse, puis compléter le tableau N°1 :


Tableau
A4 A3 A2 A1B4 B3 B2 B1C4 S4 S3 S2 S10 1 1 10 1 0 10 0 1 11 1 N°1

0 0

c- Conclusion :
Quelle est l’opération arithmétique réalisée sur les entrées A et B :
………………………………………………………………………….………………………
d- Mettre le commutateur I à +VCC, puis compléter le tableau N°2 , sachant que les bits A 4
et
B4 correspondent cette fois aux bits de signe des nombres A et B et sans tenir compte de l’état de C4.
A4 A3 A2 A1B4 B3 B2 B1S4 S3 S2 S10 1 1 00 1 0 10 0 1 10 1 Tableau
ADDER 1 ADDER 2 N°2
5
A0 S0
4 0 1 5
A0 S0
4
3 1 3 1
A

ADDER 1

ADDER 2

A1 S1 A1 S1
14 13 14 13
A2 S2 A2 S2
12 10 12 10
A3 S3 A3 S3
6 6
B0 U4:A B0
e- Conclusion
2
15
B1 : U3:A 1
2
15
B1
B

B2 B2
Quelle est l’opération
11
B3 arithmétique réalisée
1
3 2 sur les entrées A et B :
3 11
B3

Les circuits arithmétiques


7 9 2 7 9
C0 C4 C0 C4
74HC08
74HC283 74HC32 74HC283

U3:B
4 Page : 2
6
5

74HC32
I°/ Additionneurs :
Il s’agit de deux circuits additionneurs de nombres de 4 bits du type 74HC283 et quelques portes logiques.

1°/ Identifier les circuits utilisés.

74HC283 74HC32 74HC08


………………………………………………… …………………………………… ……………………………………
… … …
2°/ Donner l’équation logique de B0, B1, B2 et B3 du « ADDER 2 » en fonction de C4, S3, S2, et S1 du
« ADDER 1 ».
………………………………………………………………………………………………………………………………………

3°/ Compléter le tableau ci-dessous.


Nombre en binaire Résultat du « ADDER 1 » B3B2B1B0 Résultat du « ADDER 2 »
C4S3S2S1S0 du « ADDER 2 » C4S3S2S1S0
A = 1000(2)
B = 0111(2)

A = 0100(2)
B = 0101(2)

A = 1001(2)
B = 0111(2)

4°/ Quel est alors la fonction réalisée par le circuit. Justifier bien votre réponse ?
………………………………………………………………………………………………………………………………………

 II°/ Comparateurs :
 Exemple de circuit :
Comparateur de deux nombres à 4 bits de la famille 74XX85.

U1 Ce circuit standard, compare deux mots « A » et « B » de 4 bits chacun. Outre les


10 Entrées de données recevant les deux mots à comparer {A : broches 10, 12, 13,
A0
12
13
A1 et 15} et {B : broches 9, 11, 14, et 1}, il possède également trois autre entrées
A2
15
A3 « A>B broche 4 », « A=B broche 3 » et « A<B broche 2 », permettant la mise en
9
11
B0 cascade des comparateurs pour pouvoir comparer des nombres de plus de 4
B1 bits. Si le circuit est utilisé seul « comparaison de deux nombres de 4 bits» les
14
B2
1
B3 entrées « A>B», « A=B» et « A<B» doivent être connectées respectivement aux
2 7
3
A<B QA<B
6 niveau logiques « 0», «1» et «0».
A=B QA=B
4 5
A>B QA>B
7485

Extrait de document technique : (Circuit 74HCT85)

Page : 3
PIN NO SYMBOL NAME AND FUNCTION
2 IA<B A<B expansion input
IA=B A=B expansion input
3
IA>B A>B expansion input
4
QA>B A > B output
5
QA=B
A = B output
6 QA<B
A < B output
7 GND Ground (0 V)
8 B0 to B3
A0 to A3 Word B inputs
9, 11, 14, 1
Vcc Word A inputs
10, 12, 13, 15
16 Positive supply voltage
 FUNCTION TABLE:

 Application:
On limite l’étude du comparateur à deux nombres de deux bits : A = a1a0 et B = b1b0 et visualiser à la sortie
S1 si A = B, S2 si A > B et S3 si A < B.
1°/ Compléter le schéma de câblage suivant en utilisant le CI 74HC85.

+5V

b1 a1 b0 a
0

Brochage 16 15 4 13 2 1 10 9

1 : B3 9 : B0
2:A>B 10:A 74LS85
3:A=B 1:B
4:A<B 12:A
5:A>B 13:A2 1 2 3 4 5 6 87 Vcc
6:A=B 14:B2
7:A<B 15:A3 Entrées
8:GND16:B4

S
GND S2 S1 3
Page : 4
°/ Remplir la table de vérité suivante en se référant au fonctionnement du circuit et donner les équations
simplifiées.

a1 b1 a0 b0 S1 S2 S3
0 0 0 0 1 0 0
0 0 0 1
0 0 1 0
0 0 1 1 1 0 0
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
b1a0b0
1 0 0 1
a1 S1
1 0 1 0
1 0 1 1
1 1 0 0 1 0 0
1 1 0 1
1 1 1 0 ………………………………………………………………………
1 1 1 1 ………………………………………………………………………
1 0 0
………………………………………………

b1a0b0 b1a0b0
a1 a1 S2 S3

………………………………………………………………………
………………………………………………………………………
………………………………………………………………………
………………………………………………………………………
2/ Equation logique et logigramme
……………………………………………… ………………………………………………
S = ……………………………………………………………………………………………
……………………………………………………………………………………………………

A1 A0 B1 B0
0

LE COMPARATEUR
U3:D U3:E U3:F U7:A
13 12 11 10 9 8 1 2

EX1 7404 7404 7404 7404

U6:A
Comparateur de deux nombres à 2 bits A (a1 a0) et B (b1 B0) délivrant une sortie S (A = B)
2
3
1
4

1/ table de vérité 5
4082

9 U6:B
10
13

a1 a0 b1 b0 S 11
12
4082
2
3
U9:A

0 0 0 0
1
4 ?
2 U8:A 5
3 4072

0 0 0 1 4
5
1

0 0 1 0
4082

9 U8:B
0 0 1 1 10

11
13

0 1 0 0
12
4082

Page : 5
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1

3/ Montrer que S = (a0 . b0) . (a1 . b1)


……………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………

Logigramme :

B0
0
U1:B
5
4
6

A0 4077
0 U2:A
1
3
2 ?
B1
7408
0
U1:A
1
3
2

A1 4077
0

EX2
1/ Comparateur de deux nombres à 4 bits A (a3 a2 a1 a0) et B (b3 b2 b1 B0) délivrant une sortie S
(A strictement inférieur à B) avec un soustracteur.

Page : 6
0

0
U1
10 9
A1 S1
8 6
A2 S2
3 2
A3 S3
1 15
A4 S4
11
B1
7
B2
4
B3
16
B4
13 14
C0 C4 ?
7483

12
2

6
U2:A U2:B U2:C U2:D
7404 7404 7404 7404
1

13
0

2/ Comparateur élémentaire délivrant deux sorties Ei ( ai = bi) et Ii ( ai < bi)

ai bi Ii Ei

Logigramme :
Equation :
Ii = …………………………… AI BI
Ei = ……………………………
0

U7:C
9 II
8
10 ?
7408
U9:A
1 EI
3
2 ?
4077

Page : 7
3/ Comparateur complet :

A0 B0
A3 B3 A2 B2 A1 B1

0
0

0
U5:B U4:D U7:A
U2:E U4:A U2:F U4:B U6:A U5:A U4:C U6:C 3 4 12 1
11 10 1 9 8 4 1 1 2 9 9 11 3
3 6 3 8 8 13 2
7404
2 5 2 10 10
7404 7404 7404
7408 7408
7408 7408 7408 7408 7408 U3:D
U3:A U3:B U3:C 12 U7:B
1 5 U6:B 8 U6:D 11 4 E
3 4 4 10 12 13 6
2 6 6 9 11 5 ?
5 13 4077
4077 4077 4077 7408
7408 7408

2 U8:A
3 I
1
4 ?
5
4072

Page : 8