Vous êtes sur la page 1sur 23

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Universidad del Perú, Decana de América


FACULTAD DE INGENIERIA ELECTRICA Y ELECTRONICA
“Año de la lucha contra la corrupción e impunidad”

SISTEMAS DIGITALES
LÓGICA DE PROPOSICIONES

PROFESOR: ANGEL SUMOSO


INTEGRANTES:
- AVALOS CHINO, MARICIELO 18190085
- GALVAN SALVADOR, CAMILA LIZBETH 18190328
- CUADROS GONZALES JOSSEP MILL VINCENT 18190299
- MENDOZA ROMERO, BRUNO MATEO 18190332
- ZÚÑIGA SALAS, FRANK 18190325
GRUPO: 24
HORARIO: 2 - 4 PM

2019
1. OBJETIVO DE LA PRÁCTICA

Comprobar las tablas funcionales o de verdad de los componentes básicos AND,


NAND, OR, NOR, OR EXCLUSIVA NO OR EXCLUSIVA, NOT utilizando
circuitos integrados.

2. MARCO TEÓRICO

Las Compuertas Lógicas son circuitos electrónicos conformados internamente por


transistores que se encuentran con arreglos especiales con los que otorgan señales
de voltaje como resultado o una salida de forma booleana, están obtenidos por
operaciones lógicas binarias (suma, multiplicación). También niegan, afirman,
incluyen o excluyen según sus propiedades lógicas. Estas compuertas se pueden
aplicar en otras áreas de la ciencia como mecánica, hidráulica o neumática.
Existen diferentes tipos de compuertas y algunas de estas son más complejas, con la
posibilidad de ser simuladas por compuertas más sencillas. Todas estas tienen tablas
de verdad que explican los comportamientos en los resultados que otorga,
dependiendo del valor booleano que tenga en cada una de sus entradas.
Trabajan en dos estados, “1” o “0”, los cuales pueden asignarse a la lógica positiva
o lógica negativa. El estado 1 tiene un valor de 5v como máximo y el estado 0 tiene
un valor de 0v como mínimo y existiendo un umbral entre estos dos estados donde
el resultado puede variar sin saber con exactitud la salida que nos entregara. Las
lógicas se explican a continuación:
 La lógica positiva es aquella que con una señal en alto se acciona, representando
un 1 binario y con una señal en bajo se desactiva. representado un 0 binario.
 La lógica negativa proporciona los resultados inversamente, una señal en alto se
representa con un 0 binario y una señal en bajo se representa con un 1 binario.

Para entender también el comportamiento de las puertas lógicas se utilizan


diagramas de tiempos o cronograma es una gráfica de forma de ondas digitales que
muestra la relación temporalmente varias señales, y como varia cada señal en
relación on las demás. Examinándolo se puede determinar el estado (bajo o alto) de
cada señal en cualquier instante y el momento el que la señal cambia de estado. Los
diagramas de tiempo de las 6 puertas lógicas (trabajadas en el laboratorio) se
muestran en las siguientes imágenes:
Fuente: https://www.slideshare.net/ferminvaldes/1-analisis-de-puertas-logicas
3. PROCEDIMIENTO
3.1.Parte N°1

A-. En el LED 1 se comprobará la tabla de verdad de la compuerta AND.


AND
A B F(A,B)=A.B
0 0 0
0 1 0
1 0 0
1 1 1

B-. En el LED 2 se comprobará la tabla de verdad de la compuerta NAND.


NAND
A B F(A,B)=
̅̅̅̅̅
𝐀. 𝐁

0 0 1
0 1 1
1 0 1
1 1 0
C-. En el LED 3 se comprobará la tabla de verdad de la compuerta OR.
OR
A B F(A,B)=A+B
0 0 0
0 1 1
1 0 1
1 1 1

D-. En el LED 4 se comprobará la tabla de verdad de la compuerta NOR.


NOR
A B F(A,B)= ̅̅̅̅̅̅̅̅
𝐀+𝐁
0 0 1
0 1 0
1 0 0
1 1 0

E-. En el LED 5 se comprobará la tabla de verdad de la compuerta NOT.


NOT
̅
A F(A,B)= 𝐀
0 1
1 0

F-. En el LED 6 se comprobará la tabla de verdad de la compuerta XOR.


XOR
A B F(A,B)=𝑨 ⊕
𝑩
0 0 0
0 1 1
1 0 1
1 1 0

G-. En el LED 7 se comprobará la tabla de verdad de la compuerta XNOR.


XNOR
A B ̅̅̅̅̅̅̅̅̅
F(A,B)=𝐀 ⊕𝐁
0 0 1
0 1 0
1 0 0
1 1 1
3.2.Parte N°2

A. Conectando a la entrada de un inversor una onda cuadrada de 10 kHz, observar


en el osciloscopio la inversión de la onda, comparando la entrada y la salida del
inversor.

B. Conectando una onda cuadrada de 100 kHz a una de las entradas de una puerta
"y", observar su comportamiento como "puerta de paso" controlada por la otra
entrada ("1"= pasan los pulsos; "0"= no pasan).
C. Configurar una puerta or-exclusiva y comprobar su funcionamiento. (Proteus)
D. Conectando una onda cuadrada de 1 kHz a una de las entradas de dicha puerta
or-exclusiva, observar su comportamiento como "puerta inversora" controlada por
la otra entrada ("1"= se invierten los pulsos; "0"= no se invierten). (Proteus)
E. Configurar con puertas NAND un inversor, una puerta "o" y una puerta "y" y
comprobar su funcionamiento.

U1: inversor

U2, U3: OR (O)

U4, U5, U6: AND (Y)

F. Configurar con puertas NOR un inversor, una puerta "o" y una puerta "y" y
comprobar su funcionamiento.
U1: INVERSOR

U2, U3: AND (Y)

U4, U5, U6: OR (O)

.
G. Configurar con cuatro puertas NAND una puerta "o-exclusiva" y comprobarla.

- Y =/( /(A(A*B))*/(B(A*B)))
- Y = (A./(A*B))+(B/(A*B))
- Y = (/A*/B)(A+B)
- Y= /A*A + /A*B + /B*A + /B*B
- Y = /A*B + /B*A

H. Construir con puertas NAND la función “Y = /(A./B + /C.D)” y comprobar su tabla


funcional.
A B C D S
0 0 0 0 1
0 0 0 1 0
0 0 1 0 1
0 0 1 1 1
0 1 0 0 1
0 1 0 1 1
0 1 1 0 1
0 1 1 1 1
I. Construir con puertas NOR la función 𝑌 =
1 0 0 0 0 ̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅
((𝐴 + 𝐵̅ ). (𝐶̅ + 𝐷)) y
1 0 0 1 0
comprobar su tabla funcional.
1 0 1 0 0
1 0 1 1 1
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 1
A B C D S
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 1
0 1 0 0 1
0 1 0 1 1
0 1 1 0 1
0 1 1 1 1
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 1
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 1

4. CUESTIONARIO
3.1. En un circuito integrado TTL (Transistor-Transistor-Logic) en las entradas de
cualquier compuerta por definición se considera ¿Un uno o un cero?
En los circuitos digitales es muy común referiste a las entradas y salidas que estos tienen como si
fueran altos o bajos. (niveles lógicos altos o bajos)
A la entrada alta se le asocia un "1" y a la entrada baja un "0". Lo mismo sucede con la salida.
Si estuviéramos trabajando con circuitos integrados TTL que se alimentan con +5 voltios, el "1"
se supondría que tiene un voltaje de +5 voltios y el "0" que su voltaje es nulo o 0 voltios. Esto es
así en un análisis ideal de los circuitos digitales.
En la realidad, estos valores son diferentes.
Los circuitos integrados trabajan con valores de entrada y salida que varían de acuerdo a la
tecnología del circuito integrado.

3.2. ¿Qué es lo que pasa con un LED si es conectado en polarización inversa?


Los LED emiten luz cuando se encuentran en polarización directa. En polarización inversa es
más difícil la conducción, porque el electrón libre tiene que subir una barrera de potencial muy
grande de n a p al ser mayor el valor de W. Entonces no hay conducción de electrones libres o
huecos, no hay corriente.

3.3. ¿A qué rango de voltaje se le considera un uno lógico?


En los circuitos digitales es muy común referiste a las entradas y salidas que estos tienen como
si fueran altos o bajos. (Niveles lógicos altos o bajos). A la entrada alta se le asocia un “1” y a la
entrada baja un “0”. Lo mismo sucede con la salida.
Si estuviéramos trabajando con circuitos integrados TTL que se alimentan con +5 voltios, el “1”
se supondría que tiene un voltaje de +5 voltios y el “0” voltios.

Ver la tabla anterior, donde se muestran niveles de voltaje para diferentes familias lógicas y un
rango de valores para el cual se acepta un nivel (sea este “0” o “1”). En las compuertas TTL un
nivel lógico de “1”, será interpretado como tal, mientras el voltaje de la entrada esté entre 2 y 5
Voltios.

3.4. ¿A qué rango de voltaje se le considera un cero lógico?


Esto es así en un análisis ideal de los circuitos digitales. En la realidad, estos valores son
diferentes. Los circuitos integrados trabajan con valores de entrada y salida que varían de
acuerdo a la tecnología del circuito integrado.
En la tecnología CMOS un nivel lógico de “0”, será interpretado como tal, mientras el valor de
voltaje de la salida esté entre 0V. y 1.5V.
3.5. Muestre los Datasheets de las puertas de tres y 4 entradas: AND, NAND, NO, OR,
XOR, XNOR

74H00
74LS02
74LS06
74F08
74LS86
74LS32
74LS266
74LS08

Vous aimerez peut-être aussi