Vous êtes sur la page 1sur 5

REPUBLIQUE DU CAMEROUN Evaluation harmonisée Séquence 4

Paix – Travail – Patrie Année académique : 2011 / 2012


MINESEC/DR-LITTORAL Classes: P F3
Lycée Tech. Douala KOUMASSI Durée : 04H

EPREUVE DE CIRCUIT ELECTRONIQUE ANALOGIQUE & NUMERIQUE


Partie 1 : QUESTIONS DE COURS
1. Définir : Fonction logique, Circuit intégré, Bascule asynchrone.
2. Donner le nom de chaque composant symbolisé ci-dessous

a) b) c) d)
3. On identifie les trois bornes d’un transistor bipolaire par les chiffres 1, 2 et 3. Les tests
réalisés dans ce transistor à l’aide d’un multimètre ont permis de relever que les jonctions 1 – 3
et 2 – 3 sont passantes dans le sens des flèches et bloquées dans le sens opposé.
a) Donner le type de ce transistor et représenter le par son modèle équivalent à diode
b) Identifier la borne représentant la base de ce transistor
4. On donne les deux signaux ci-dessous

U(v) I(A)

311 10

T/2 T t(s) 10 20 t(s)

-2

-311
Pour chaque signal, calculer sa valeur moyenne et sa valeur efficace.
5. Quel est le complément à deux de 01100 ?
6. Etablir la différence entre système combinatoire et système séquentiel.
7. Citer les deux fonctions que réalisent généralement un compteur.
8. Quel avantage présente la bascule “Maître-Esclave ’’ ?
Partie 2 : CIRCUIT ANALOGIQUE
Exercice1 : Courant alternatif (4pts)
XC = 8
Soit le circuit représenté par la figure ci-dessous R=6

E = 15V XL = 6 ZC

Zc désigne la charge du circuit

MINESEC/DDR-Littoral/LTDK/P F3/Evaluation harmonisée – Circuit Elect. Analog.&Numér /séq4/ 2011-2012 P 1/4


1) Déterminer le générateur de Thevenin extérieur à la charge Zc
2) a) Calculer l’impédance de la charge qui donne lieu à un transfert maximal de puissance
b) Déterminer alors la puissance maximale transmise
c) En déduire le facteur de puissance de puissance
3) On enlève la charge Zc. Déterminer le courant I 0 qui circule dans la résistance R
Exercice2 : Redressement monophasé double alternance

Soit  le schéma suivant :


D1 D2

U U1
R = 10

D3 D4

La tension U prélevée au secondaire du transformateur a pour expression


u ( t )=20 √2 sin ω t (Volt). En supposant que les diodes D1, D2, D3 et D4 sont idéales.

1) Construire les chronogrammes deu ( t ) , u1 ( t ) et i (t), puis déterminé I Max , I Moy , I eff et la
puissance dissipée dans R
2) La charge R est remplacée suivant le schéma suivant :
a) Déterminer la valeur de R1 lorsque U1 est maximale et I = 20A
b) Donner l’expression de I en fonction de U1 (1pt) Quelle est la valeur maximale de I ?
R1 I
A

R = 0,5
U1 R = 10

E = 120V

B
3) La charge R est montée en parallèle avec la source suivant le schéma ci-dessous.
Déterminer le schéma équivalent de Thevenin de la source (E, r) et la charge R (1pt)

R1 I

R = 0,5
U1 Us

E = 120V

4) En déduire la valeur maximale du courant (1pt)

MINESEC/DDR-Littoral/LTDK/P F3/Evaluation harmonisée – Circuit Elect. Analog.&Numér /séq4/ 2011-2012 P 2/4


Exercice3 : Diode Zéner

On considère le schéma ci-dessous : Rp Io

Iz

Uz Rc
Dz
e

La diode Zéner est réelle Vz = 4.8V ; Rz = 10Ω. Izmin = 10mA Izmax = 25mA ;
Rp=200Ω ; Rc = 40Ω

1) Déterminer les expressions des éléments de Thevenin aux bornes de la diode Zéner. En
déduire l’expression de Iz
2) Pour chaque valeur de la f.é.m. suivante, quel est l’état de la diode Zéner lorsque
a) E = 30V
b) E = 32V
c) E = 40V
NB les réponses doivent être justifié

Partie 3 : CIRCUIT NUMERIQUE


EXERCICE 1: Logique Combinatoire

Soient x1x0 et y1y0 deux nombres binaires à 2 bits. L’on désire concevoir un circuit
logique dont la sortie S passe à l’état haut lorsque les deux nombres se valent.
1.1. Dresser la table de vérité de ce circuit.
1.2. Déterminer l’expression booléenne de S et la simplifier.
1.3. Tracer le logigramme de S en utilisant uniquement les portes non ou exclusifs et
les portes NAND.
1.4. En supposant qu’on souhaite utiliser les portes NAND à deux entrées pour
construire le logigramme du circuit, déterminer le nombre de circuits intégré NAND à
utiliser.
N.B: Un CI NAND a 4 opérateurs NAND à 2 entrées intégrées.

EXERCICE 2: Bascules

2.1. Rappeler la table de vérité de la bascule RS et de la bascule JK.

MINESEC/DDR-Littoral/LTDK/P F3/Evaluation harmonisée – Circuit Elect. Analog.&Numér /séq4/ 2011-2012 P 3/4


2.2. Soit le schéma ci-dessous ; Analyser le mode de fonctionnement des trois bascules. En
déduire sa table de vérité qui est constitué de H comme entrée et de Q 0, Q1 et Q2 comme
sorties.

MINESEC/DDR-Littoral/LTDK/P F3/Evaluation harmonisée – Circuit Elect. Analog.&Numér /séq4/ 2011-2012 P 4/4


2.3. Donner les chronogrammes des trois sorties Q 0, Q1 et Q2 en supposant qu’à l’instant initial,
toutes les sorties sont à 0 (niveau bas).

J0 J1 R Q2 Q2
Q0 Q1 S
K0 K1 Ǭ2
Ǭ0 Ǭ1
“1’’
H

EXERCICE 3: Compteurs

3.1. Rappeler la propriété intéressante d’une bascule JK lorsque J=K=1.


3.2. Combien de bascules JK faut-il mettre en série pour réaliser un compteur asynchrone
modulo 16 ?
3.3. Représenter le schéma de montage et identifier les sorties donnant les bits de poids
faibles et les bits de poids fort.
3.4. Représenter les chronogrammes de l’horloge H et des sorties Q 0, Q1, Q2, Q3.

MINESEC/DDR-Littoral/LTDK/P F3/Evaluation harmonisée – Circuit Elect. Analog.&Numér /séq4/ 2011-2012 P 5/4

Vous aimerez peut-être aussi