Vous êtes sur la page 1sur 1

XV COMPARATEUR À DEUX SEUILS ASYMÉTRIQUES : XV.

2 Démonstration :
R2
XV.1 Montage et oscillogrammes : i
i-
R1 + ∞
i
R2 Hypothèses :
i VD
i- Les courants d'entrée i+ = i- = 0
R1 + ∞ V0 i+
-
i
VD vS
Les résistances R1 et R2 sont vE
V0 i+
- traversées par la même intensité i ; elles sont
donc branchées en série et alimentées par la
vS tension de ( vS – V0 ).
vE
Hypothèses simplificatrices :
pas de contre-réaction négative → régime de saturation
i+ = i- = 0 et vS ne dépend que du signe de VD .
Expression de la tension + - +
R1
aux bornes de R1 : V D=V ­V avec V =V M  ⋅v S et V -= V E soit V D = v ­ VE
+

R1 R2
VH La tension aux bornes de R1
R2
est :
VM ( vS – V0 )
R1 Pour connaître la tension de sortie, on étudie le signe de vD :

R1
U1=
R 1R 2

⋅ v S­v 0  Premier cas :
U1 +
VB Si V D  0 alors v S = V SAT et V = VH VS [V]
Tant que vE < VH
+VSAT
VD  0 ⇔ VH ­ VE  0 ⇔ v E  VH

Tant que v E  VH alors v S = V SAT


vE(t) ; vS(t) ; V0 Expression de la tension V+ :
Time : 0,2 ms/div R1 VE MAX
U1 +
VB
Voie 1 : 2 V/div Voie 2 : 5 V/div V =V 0 U1 soit VH
Deuxième cas : VE min VM VE [V]
V+
R1 Si V D  0 alors v S = ­V SAT et V + = V B
V0
+
V =V 0 
R 1R 2

⋅ v S ­V 0 
VD  0 ⇔ VB ­ V E  0 ⇔ vE  V B -VSAT
Tant que vE > VB
Tant que v E  VB alors v S = ­V SAT
VH R2 R1
+
Soit V = ⋅V 0  ⋅v S
VB VM R 1R 2 R1 R2
Remarque : On suppose qu'à t = 0 , vS = +VSAT
R2
On pose V M= ⋅V 0 d'où :
R 1R 2

R1
vS(vE) ;
Si v S =V SAT ⇒ V =V H=V M
+

R 1R 2

⋅ V SAT 
Voie 1 : 2 V/div Voie 2 : 5 V/div

R1
Si v S =­V SAT ⇒ V =V B =V M 
+

R 1R 2

⋅ ­V SAT 
Y.MOREL L'amplificateur intégré linéaire Page 18/19 Y.MOREL L'amplificateur intégré linéaire Page 19/19