Vous êtes sur la page 1sur 5

REPUBLIQUE DU CAMEROUN REPUBLIC OF CAMEROON

Paix – Travail – Patrie Peace – Work - Fatherland


--------------- ---------------
MINISTERE DE L’ENSEIGNEMENT SUPERIEUR MINISTRY OF HIGHER EDUCATION
--------------- ---------------
UNIVERSITE DE DOUALA THE UNIVERSITY OF DOUALA
-------------- ---------------
INSTITUT UNIVERSITAIRE DE TECHNOLOGIE UNIVERSITY INSTITUTE OF TECHNOLOGY
--------------- ---------------
BP. 8698 DOUALA PO Box : 8698 DOUALA
Tél : (237) 233 40 24 82 Phone : (237) 233 40 24 82
E-mail : infos.iut@univ-douala.com
TRAVAUX DIRIGES E-mail : infos.iut@univ-douala.com

Electronique Analogique et numérique


Partie 1 : Electronique numérique
Exercice 1

Exercice 2
On considère un nombre binaire de 4 chiffres A3A2A1A0, dans lequel :
A0 est le bit de poids le plus faible
A3 est le bit de poids le plus fort.
Dans le but de décoder le nombre binaire appliqué à l’entrée, c’est-à-dire de trouver sa valeur décimale,
on réalise un montage partiellement représenté par la figure ci-dessous.

Exercice 3
Le chronogramme ci-dessous est prélevé au niveau des 03 sorties d’un compteur piloté par un signal
d’horloge de fréquence 1,5kHz.

A partir d’une analyse judicieuse de ces formes d’ondes :

1- Préciser la nature du front déclencheur du signal d’horloge.


2- Déterminer la fréquence fA du signal A.
3- Sachant que la sortie A est le poids faible et la sortie C’est le poids fort, reproduire sur votre feuille de
composition et compléter le tableau suivant :
C B A Nombre décimal compté
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
0 0 0
0 0 1
4- En déduire le modulo de ce compteur ainsi que le nombre minimal de bascules JK nécessaires à sa
réalisation.
5- Représenter le schéma de ce compteur à l’aide des bascules JK.

Exercice 4 :
On considère un circuit logique à trois entrées A, B, C
1) Etablir sa table de vérité sachant que sa sortie est au niveau haut lorsqu’il a plus d’une entrée au
niveau haut
2) Ecrire son équation de sortie
3) Simplifier cette équation par le tableau de karnaugh
4) Donner son logigramme à l’aide des portes logiques NAND à deux entrées uniquement
5) Si on voudrait utiliser les portes NAND à deux entrées pour construire le logigramme du circuit,
déterminer le nombre de circuits intégrés NAND à utiliser

Partie 2 : Electronique analogique

Exercice 1
En appliquant les théorèmes de NORTON et de THEVENIN au circuit de la figure2 ci-dessus.
2.1 Trouver la valeur de la résistance qui connectée entre les bornes X et Y dissiperait la
puissance maximale.
2.2 Déduire alors la valeur de cette puissance maximale.

Exercice 2
2.1- Etude de l’étage 1
On suppose que l’amplificateur opérationnel fonctionne en régime linéaire. a)
Exprimer V3 en fonction de V1, V2, R1, R2 et R3
b) Donner l’expression de V3 en fonction de V1 et V2, pour R1 = 4,7Ω, R2 = R3 = 10kΩ
c) Quelle condition doit-on avoir entre R1, R2 et R3, pour que V3 = -V1 – V2
2.2- Etude de l’étage 2
a) Le fonctionnement de l’amplificateur opérationnel est-il linéaire ?
b) On suppose R4 = R5 = 12kΩ
i) Exprimer u en fonction de V4
ii) Si V3 > u, quelle est la valeur de V4 ? Quelle est alors la valeur de u ?
iii) Si V3 < u, quelle est la valeur de V4 ? Quelle est alors la valeur de u ?
c) On fait varier V3 entre les instants 0 et 4 secondes, selon la courbe de la figure ci-dessous.
Tracer les variations de V4 en fonction du temps.

Exercice 3 : Soit le circuit représenté à la figure ci-dessous. On donne


1. Déterminez la valeur efficace de ue(t), sa pulsation et sa phase initiale
2. Déterminez les impédances complexes de Z1 et Z 2 sous leurs formes polaire et algébrique.
3. Déterminez l’impédance équivalente totale Z de tout le circuit. En déduire le déphasage de la
tension ue (t) par rapport au courant iT(t), et le facteur de puissance du circuit.
4. Déterminez le courant complexe i T et les grandeurs u1, u2 , i 1 et i 2 .
5. Recopiez et complétez le diagramme de Fresnel des courants et des tensions de la figure en
appliquant l’échelle 10cm 1A, 1cm  1V.
6. Faite un bilan de puissance selon le modèle tabulaire suivant.

Exercice 4 : Pour le montage de la figure ci-dessous :

1. Déterminer en utilisant le théorème de superposition, le courant circulant dans le condensateur


2. En appliquant le théorème de Thévénin, déterminer le courant dans la résistance de 5Ω
3. Calculer la puissance active totale absorbée par le montage.
Exercice 5:
Etude d’un circuit résonnant : Soit le circuit mixte suivant ;

a) Déterminer l’expression de l’admittance complexe de L et de


C en fonction de la fréquence f du signal
b) En déduire l’expression de l’admittance complexe Y AB,
équivalente de la parallèle (C , L et R2) en fonction de f.
c) En déduire l’expression de l’impédance complexe Z AB équivalente de la parallèle (C , L et R2) , puis la
mettre sous la forme ZAB= a + jb
d) En déduire l’expression de l’impédance complexe Ze du circuit, et la mettre sous la forme Ze = x + j y
en fonction de f
e) Quelle est la condition de résonance de ce circuit ? En déduire la fréquence fo de résonance de ce
circuit, puis Ze à la résonance.

Exercice 6
On considère le montage de la figure 3 ci – dessous :

2.3.1 – Déterminer l'expression de Vs et la valeur du gain Av = Vs/Ve dans chacun des cas
suivants :
a) K1, K2 et K3 ouverts.
b) K1, K2 et K3 fermés.
c) K1 et K3 fermés, K2 ouvert.
2.3.2 – Préciser les positions (ouvert ou fermé) de chacun des 03 interrupteurs K 1, K2 et K3
permettant d'avoir un gain de 10 en valeur absolue. Justifier votre réponse.

Vous aimerez peut-être aussi