signaux
18
Chapitre III Génération des
signaux
de temps : τ = R.C.
19
Chapitre III Génération des
signaux
Point Z
VCC
p +VCC
0V
Point Y
R1 R2 R3 R4
0V
- VCC
W X Y Z
Point W
C1 C2 VCC
T1 T2 0V
Point X
0V
(A) - VCC
(B)
20
Chapitre III Génération des
signaux
non sinusoïdal utilisant des circuits RC ou LR, le temps qu’il faut à T1 pour
être conducteur ou bloqué est déterminé par les constantes de temps C1R1 et
C1
A B
NON-2
NON-1 NON -3 Sortie
R1
21
Chapitre III Génération des
signaux
R
R
+V
- +V
-
ε +
e+ -V
C -V
R2 R1 S C S
e+
K=R2 /(R1+R2)
22
Chapitre III Génération des
signaux
e+, e-
+V Sat
ε
+KVSat e-
e+
t
-KVSat
ε
-V Sat
S Un instant de mise sous tension
+VSat
t1
t2
-VSat
III-3-Multivibrateur monostable :
Les types de multivibrateur monostable qu’on va énumérer sont :
-monostable à base de transistors.
-monostable à base de portes logiques.
-monostable à base d’Amplificateur opérationnel.
III-3-1-Définition :
Un monostable est généralement attaqué par une impulsion de courte
durée. A l’application de cette impulsion le circuit monostable réagit en
passant d’un état stable à un état quasi-stable qu’il gardera pendant une durée
T1 imposée par les caractéristiques propres au monostable.
23
Chapitre III Génération des
signaux
V1 V2
R1 R2
CC
B
A
S D
VA : au point A
V1
VB=VD : au point B V2
0,7
0
-V1+0,7 v
R2C=τ
24
Chapitre III Génération des
signaux
R1 R3 R4
R5
C2
Entrée C1 Sortie
T2
T1
T1 bloqué à ce point
R2 R6
25
Chapitre III Génération des
signaux
transistors.
A l’état normal, le transistor T2 est conducteur et T1 est bloqué, à cette
condition les émetteurs des deux transistors sont positifs par rapport au
commun du circuit. L’émetteur de T1 est plus positif que la base, c’est
pourquoi T1 est bloqué. Une brève impulsion positive arrivant à la base de T1
sature celui-ci, lorsque T1 devient conducteur, une tension négative arrive à la
base de T2, ce qui fait que ce transistor bloque.
C
e(t) N1 N2
S(t)
U1 R U2
26
Chapitre III Génération des
signaux
e(t)
Impulsion de déclenchement
VDD
t
U1
VDD
0 t
U2
τ =RC
VDD
VSeuil=VDD/2
t
-VDD/2
S(t)
TR
VDD 27
∆ T
t
Chapitre III Génération des
signaux
C -V
e(t)
S(t)
R +V
Vre C
R
f
e+= A.e(-t/RC)+B
Avec : +2Vsat=A+B au temps t=0 (nouvelle origine)
0 = 0+B au temps t=
(-t/RC)
Il vient : e+= 2Vsat e
Soit : (Vref/2Vsat)= e (-t/RC) puis (2Vsat / Vref)= e (+t/RC)
et en prenant le logarithme népérien de chaque membre, nous obtenons :
t1=RC Ln (2Vsat/Vref)
e(t)
Changement de signe
2VSat e+ de ε
e+(t) , e-(t)
e-
Changement de
signe de ε -2VSat+Vref
S(t) Etat
instable
+VSat
t
Etat stable T1 Etat stable
-VSat
e+(t)
2VSat
29
Chapitre III Génération des
signaux
Vref
t
t1
Figure III-3-5-2.
1
Déclenchement
1
Remise à zéro
anticipé
0
T
1
Sorite T >T T <T
0
Remise à zéro
Fonctionnement : Normale Redéclenche Normale anticipé
Figure III-3-6.
III-4-Multivibrateur Bistable :
30
Chapitre III Génération des
signaux
III-4-1- Définition :
Ce circuit possède deux états stables et nécessite une intervention
extérieure pour changer d’état. Le circuit bistable est également connu sous
les noms suivants : bascule, montage Eccles-jordan, Flip-Flop.
III-4-2-Multivibrateur Bistable à base des transistors :
Le schéma de ce circuit est illustré par la figure III-4-2-1.
RC1 RC2
RB2 RB1
T1 T2
V01
V02
Un des deux transistors d’une bascule est toujours bloqué pendant que
l’autre est saturé. Autre caractéristique distinguant une bascule des autres
multivibrateurs : ses sorties possèdent deux états stables. Remarquer aussi
que la bascule possède deux sorties dont l’une est l’inverse de l’autre, la
sortie principale étant toutefois V02.
Les résistances RC1 et RC2 sont choisies pour limiter le courant de
l’alimentation. Les résistances de base RB1 et RB2 reliées aux collecteurs
opposés assurent la saturation.
Par l’application d’un signal de basculement approprié externe, la sortie
changera d’état et y restera tant qu’aucun autre signal extérieur ne sera
appliqué au déclencheur. Une bascule présente un effet de mémoire,
autrement dit-elle se souvient de l’impulsion de basculement.
Si T2 est saturé, la sortie V02 est presque nulle, le transistor T1 se bloque et la
sortie V01 atteint une valeur légèrement inférieure à VCC du fait du diviseur de
tension constitué par les résistances RC1 et RB2.
Si T1 est saturé, c’est T2 qui deviendra bloqué, le même principe s’applique :
31
Chapitre III Génération des
signaux
V01 est presque 0 volt et V02 est voisin de VCC. Remarquer que les transistors
n’offrent pas d’autre possibilité : ils ne peuvent être saturés ou bloqués en
même temps.
Le type de bascule le plus courant est la bascule RS (reset set : remise à zéro,
mise à un), voir la (Figure III-4-2-2).
T1 T2
V01 V02
R S
32
Chapitre III Génération des
signaux
33