Vous êtes sur la page 1sur 2

Prénom et Nom : - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - Classe : - - - - - - - - Groupe : - - - - - -

Devoir de contrôle : Architecture des ordinateurs Date : 16/01/2021 Ne rien écrire ici

République Tunisienne Département : Technologies de
Ministère de l’Enseignement Supérieur l’Informatiques
Elément Désignation Elément Désignation

Radès
Direction Générale des Etudes Classes : L1-info1,2,3,4 et 5
Technologiques Enseignant : Sami MELKI X1 UAL X9 Séquenceur
RESEAU Date : 16 Janvier 2021
Institut Supérieur des Etudes INSTITUT SUPÉRIEUR
X2 Accumulateur X10 Compteur Ordinal
Technologique de Radès
DES ÉTUDES
TECHNOLOGIQUES
Nbr Pages : 4
X3 Reg. temporaire X11 Bus d’adresse
X4 Reg. Mot d’état X12 Bus de données
X5 Reg. De sortie X13 Bus de commande
Devoir de Synthèse
X6 Reg. D’instruction X14 Lignes d’opérations
Architecture des ordinateurs X7 UCC X15 Horloge
X8 Décodeur d’instruction X16 Mémoire centrale

0
1
2
3
Durée : 01h00 Documents : Non autorisés Calculatrice : Autorisée

Questions de cours (8 pts) :

X16
1- Représenter par un schéma l’architecture de l’ordinateur selon ‘Von Neumann’ ? (2 pts)

X12

X13
d’ adresse
X11

Schéma de principe d'un processeur


ordinal
X10

Figure 1
2- Effectuer une comparaison entre les deux mémoires SRAM et DRAM selon les 4 critères ci-
dessous ? (2 pts)

X3

Opérandes
X4
Critères SRAM DRAM …

X15
Technologie Bistable Condensateur …
Temps d’accès Faible Elevé

Action

X8

X9
X1
Volatilité Volatile Volatile

X6
Coût Plus chère Moins chère

X5

X7
3- Compléter le tableau suivant par les termes manquants d’après le schéma de principe d’un …
microprocesseur (figure 1) ? (4 pts)

X14
X2

SM04122019DSV61H3020PTSARCHISETJSTDNB80TN 1 SM04122019DSV61H3020PTSARCHISETJSTDNB80TN 2
Ne rien écrire ici Ne rien écrire ici
écrire ici

Problème (12 pts) :


Le chronogramme suivant représente le cycle d’exécution de l’instruction n°3 (MUL M, N) :
Soit le programme suivant qui sera chargé à partir de l'adresse (4500)16 : (1) Top Horloge
MOV M, 2 Avec:
MOV N, 3  MOV: Affecter
MUL M, N Horloge
 MUL: Multiplier

- L'adresse réservée par le compilateur pour les variables mémoires M et N sont respectivement
C10016 et C11016. Etapes
- Le code de l'action 'MOV' est EF16 et celui de 'MUL' est BC16. temps
- Un nombre est représenter sur 2 octets.

1- Donner la forme hexadécimale de ce programme ? (2 pts) (2) Rechercher (3)Décoder (4) Exécuter

EF C100 0002 Instruction


EF C110 0003
BC C100 C110
1) Compléter les zones (1), (2), (3) et (4) par les mots adéquats ? (2 pts)

2) Sachant que le processeur fonctionne avec une fréquence égale à 200 Méga Hz, Trouver la
2- Quelle est la taille de ce programme ? (1 pt) durée de la zone (1) en seconds ? (2 pts)

Taille(Prog) = Nbr (chiffre Hexa) /2 F = 1/ T


= 30/2 = 15 Octets
T = 1 / F = 1 / 200.106 s

3- Etablir les étapes d'exécution de la 3ème instruction en précisant le contenu (en hexa) du CO, RI, Durée de la zone (1) en seconds = 0.5 10-8 s
ACC, RT et les variables M et N ? (4 pts)

Num. Registres Variables 3) Déduire la durée de l’exécution de l’instruction n° 3 sur ce processeur en secondes ? (2 pts)
Nom Etapes
Etapes CO RI ACC RT M N
1 Rechercher 4501 EF C110 0003 ? ? 0002 0003 L’instruction n°3 s’exécute en un cycle de (3+2+2 =7) Tops d’horloge
2 Décoder 4502 BC C100 C110 ? ? 0002 0003
3 Exécuter 4502 BC C100 C110 0002 0003 0002 0003 Durée de l’exécution de l’instruction n°3 = 7 x 0.5 10-8 s = 3.5 10-8 s
4 Aller vers 1 4502 BC C100 C110 0006 0003 0002 0003
Bon Travail
4- Indiquer les composants du µP qui interviennent dans la 3ème étape ? (1 pt)

UCC
UAL

SM04122019DSV61H3020PTSARCHISETJSTDNB80TN 3 SM04122019DSV61H3020PTSARCHISETJSTDNB80TN 4

Vous aimerez peut-être aussi