Université de Jijel
Faculté des sciences et de la technologie
Département Electrotechnique
Module : Electronique de puissance
Année Universitaire : 2021/2022
Solution de la Série TD 1
Sol Exercice 2 :
D passante :
VD(t)=0.
𝑑𝑖𝑐ℎ (𝑡)
𝑉𝑐ℎ (𝑡) = 𝑉𝑒 (𝑡) = 𝑅𝑖𝑐ℎ (𝑡) + 𝐿 = 𝑉√2 sin(𝑤𝑡) …………………… ……………...…(1)
𝑑𝑡
𝑡
𝑅
ln(𝑖𝑙 (𝑡)) = − 𝐿 (𝑡) + 𝑐𝑠𝑡 Alors 𝑖𝑙 (𝑡) = 𝐴𝑒 −𝜏 ……………………….………………….(2)
𝐿
Avec 𝜏 = 𝑅
1
H. BOUCHEKHOU
Travaux dirigés 3ème Années Licence Electrotechnique
𝑉 √2
𝑍𝛽 = 𝑉√2 𝛽= 𝑍
Par identification : {𝑤𝑡 + 𝛾 + 𝜑 = 𝑤𝑡 { 𝛾 = −𝜑
𝑅𝑘 = 0 𝑘=0
𝑉 √2
𝑖𝑓 (𝑡) = sin(𝑤𝑡 − 𝜑) ………………………………………………………………..…(4)
𝑍
𝑉 √2
𝑖𝑐ℎ (0) = 𝑖𝑙 (0) + 𝑖𝑓 (0) = 0 alors 𝐴= sin(𝜑)
𝑍
𝑡
𝐿𝑊𝑉 √2 𝑅𝑉 √2
𝑖𝑐ℎ (𝑡) = (𝑒 −𝜏 −cos(𝑤𝑡)) + sin(𝑤𝑡)
𝑍2 𝑍2
𝑖(𝜋) est positif, la diode ne se bloque donc pas en t=T/2. L'introduction de la bobine induit un
retard au blocage de la diode.
La diode se bloque donc en : t1=T/2+tr avec 0<tr<T/2.
Chronogramme :
2
H. BOUCHEKHOU
Travaux dirigés 3ème Années Licence Electrotechnique
1 𝑇 1 𝑡1
𝑉𝑐ℎ𝑚𝑜𝑦 (𝑡) = ∫ 𝑉𝑐ℎ (𝑡)𝑑𝑤𝑡 = ∫ 𝑉√2 sin(wt) 𝑑𝑤𝑡
𝑇 0 𝑇 0
𝑇
1 1 𝑡1
= 𝑇 ∫02 𝑉√2 sin(wt) 𝑑𝑤𝑡 + 𝑇 ∫𝑇 𝑉√2 sin(wt) 𝑑𝑤𝑡
2
1 𝜋 1 𝑡1
= ∫ 𝑉√2 sin(wt) 𝑑𝑤𝑡 + ∫ 𝑉√2 sin(wt) 𝑑𝑤𝑡
2𝜋 0 2𝜋 𝜋
𝑉 √2
𝑉𝑐ℎ𝑚𝑜𝑦 (𝑡) = [1 − cos(𝑡1 )]
2𝜋
Sol Exercice 4 :
D
ich
Ve(t) = Vm sin(wt)
La diode D est supposée parfaite.
La période T=2π
VD R
Ve(t) Vch
1) Analyse du fonctionnement du montage : L
DRL
0<t<π; V(t)>0
Ve(t)=VD(t) +Vch(t)
Ve(t)=VD(t) –VDRL(t) alors : VD(t) >VDRL(t)
Le montage est équivalant au montage (RL) sans diode de roue libre (voir EX.2).
𝑡
𝐿𝑊𝑉 √2 𝑅𝑉 √2
𝑖𝑐ℎ (𝑡) = (𝑒 −𝜏 −cos(𝑤𝑡)) + sin(𝑤𝑡) …………………………..............................(9)
𝑍2 𝑍2
3
H. BOUCHEKHOU
Travaux dirigés 3ème Années Licence Electrotechnique
𝐿𝑊𝑉√2 −𝜋𝑅
{𝑖 (𝜋 ) = 𝑍2
(𝑒 𝐿 + 1)
𝑖(𝜋) = 𝑀
(𝜋) (𝑡−𝜋)
𝐿𝑊𝑉 √2
𝑖𝑐ℎ (𝑡) = (𝑒 − 𝜏 + 1)𝑒 − 𝜏
𝑍2
Remarques :
4
H. BOUCHEKHOU