Vous êtes sur la page 1sur 5

Ram, tipos e identificacion

Ulises Cordoba
2010/10/12 02:49

HardWare - Ram, tipos e identificacion

Tabla de contenidos
SIMM ...................................................................................................................................................................................... 3
DDR ........................................................................................................................................................................................ 4
5.
DDR 2 ......................................................................................................................................................................... 4
6.
DDR 3 ......................................................................................................................................................................... 5
7.
EQUIVALENCIA ENTRE VELOCIDAD Y TRANSFERENCIA MAXIMA .......................................................... 5

Page 2 - ltima modificacin realizada por Ulises Cordoba el da 2010/10/12 02:49

HardWare - Ram, tipos e identificacion

SIMM
1.

SIMMs DE 30 CONTACTOS

Velocidad: 1MHz o menos


Transferencia Max: PC1Mbit/seg o menos
Numero Contactos: 30
Transmisin: 8 bits por ciclo.
Modulos pares: No
Ordenadores: anteriores a los 486.
Caracteristicas de los chips: --Chips: DRAM y EDO RAM

2.

SIMMs DE 72 CONTACTOS

Velocidad: 33MHz o menos


Transferencia Max: PC132 Mbit/seg o menos
Numero de Contactos: 72
Transmisin: 32 bits por ciclo.
Modulos pares:Si
Ordenadores: Pentium
Chips: DRAM y EDO RAM

3.

DIM

Mdulo DIMM
PC66
PC100
PC133

Chip Tipo
10ns
8ns
7.5/7ns

Clock Speed
66
100
133

Data Rate
66
100
133

Tasa de transferencia
533
800
1.066

Velocidad: 66MHz, 100MHz, 133MHz


Transferencia Max: PC528 Mbit/s, PC800 Mbit/s, PC1064 Mbit/s
Numero de Contactos: 168
Voltaje: estandar 5 V; reducido 3.3 V
Transmisin: 64 bits por ciclo
Modulos pares: No
Oredenadores:Pentium II y Pentium III
Chips: SDR-SDRAM.

Page 3 - ltima modificacin realizada por Ulises Cordoba el da 2010/10/12 02:49

HardWare - Ram, tipos e identificacion

En el chip se indica: 3 linea velocidad, 4 linea SDRAM + MB del modulo.

DDR
4.

DDR

DIMM Module
PC1600
PC2100
PC2400
PC2700
PC3000
PC3200
PC3500
PC3700
PC4000
PC4300

Chip Type
DDR200
DDR266
DDR300
DDR333
DDR366
DDR400
DDR433
DDR466
DDR500
DDR533

Clock Speed
100
133
150
166
183
200
216
233
250
266

Data Rate
200
266
300
333
366
400
433
466
500
533

Transfer Rate
1,600
2,133
2,400
2,667
2,933
3,200
3,466
3,733
4,000
4,260

Clock Speed
200
266
333
400
466
533
600
667
733
800

Data Rate
400
533
667
800
933
1066
1200
1333
1466
1600

Transfer Rate
3,200
4,266
5,333
6,400
7,460
8,530
9,600
10,660
11,730
12,800

Numero de Contactos: 184


Voltaje: 2.5 V
Transmisin: 128 bits por ciclo
Modulos pares: No
Ordenadodores: Pentium III y Pentium IV
Chips: DDR-SDRAM-DIMM

5.

DDR 2

DIMM Module
PC2-3200
PC2-4200
PC2-5300
PC2-6400
PC2-7400
PC2-8500
PC2-9600
PC2-10600
PC2-11700
PC2-12800

Chip Type
DDR2-400
DDR2-533
DDR2-667
DDR2-800
DDR2-933
DDR2-1066
DDR2-1200
DDR2-1333
DDR2-1466
DDR2-1600

Numero de Contactos: 240


Voltaje: 1.8 V

Page 4 - ltima modificacin realizada por Ulises Cordoba el da 2010/10/12 02:49

HardWare - Ram, tipos e identificacion

Transmisin: -- bits por ciclo


Modulos pares: No
Ordenadodores: -Chips: DDR2-SDRAM-DIMM

6.

DDR 3

DIMM Module
PC3-6400
PC3-8500
PC3-10667
PC3-12800
PC3-14900

Chip Type
DDR3-800
DDR3-1066
DDR3-1333
DDR3-1600
DDR3-1866

Clock Speed
400
533
667
800
933

Data Rate
800
1066
1333
1600
1866

Transfer Rate
6,400
8,530
10,660
12,800
14,930

Numero de Contactos: --Voltaje: 1.5 V


Transmisin: -- bits por ciclo
Modulos pares: No
Ordenadodores: -Chips: DDR3-SDRAM-DIMM

7.
EQUIVALENCIA ENTRE VELOCIDAD Y TRANSFERENCIA
MAXIMA
TRANSFERENCIA MAXIMA EN MBITS/S = VELOCIDAD EN HZ * BITS TRANSMITIDOS EN 1 CICLO

Nota: 1 MHz = 1.000.000 Hz

8.

ECC CHIP ADICIONAL DE PARIDAD

Las memorias RAM con ECC hacen referencia a un chip adicional (por que el numero de chips del mdulo ser impar) de
paridad que permite comprobar la integridad de los datos almacenados en tiempo de ejecucin.

Page 5 - ltima modificacin realizada por Ulises Cordoba el da 2010/10/12 02:49

Vous aimerez peut-être aussi