Vous êtes sur la page 1sur 7
REPUBLIQUE DU CAMEROUN OFFICE DU BACCALAUREAT DU CAMEROUN DIRECTION DIRECTORATE DIVISION DES EXAMENS DEPARTMENT OF EXAMINATIONS 1p. 13904 - YAOUNDE P.O, Box #3904. YAOUNDE. ‘a. :4237 2230666 Tsscople #2972220 85 67 “Tel 9237298305068 9237 2223085 67 Cour! oxalate Ste web worwcbscm ‘emai: iemtoccandiote Website :yonrob.cm EXAMEN: PROBATOIRE SESSION: 2023 CIRCUITS ELECTRONIQUES, INDUSTRIELS ET 4H MATIERE: NUMERIQUES. DUREE: ‘SERIE(S) : F3 - ELECTROTECHNIQUE COEFFICIENT: __04 1" PREMIERE PARTIE : TECHNOLOGIE 1.1. dentifcation des composants a) + 1N4004 (0,25p2) © BZyY99C4V72 (0,25pt_ + 23053 # transistor bipolar NPN. (0.2598) ) Symboles de chaque composant + Diodes 8 jonction b (0,250 + Diode Zener tt DE ANI ose + Transistor bipolaire NPN (0,250) ©) Parameétres de choix + Diodes 8 jonction : La tension inverse maximale (0.500) Le courant moyen direct La tension de seull La puissance maximale Le courant direct maximal ‘+ Dlode Zener : Vz : tension Zener ; Pd : puissance maximale ; Coefficient de température ; lzmax : courant zéner maximal. (0,551) Transistor bipolaire (0,590) 12 = VCEO : la tension entre collecteur et émetteur = IC: Je courant de collecteur = VOEsat: tension de saturation collecteur-émetteur + Tb: courant de base = B: Coefficient c'ampiifiction en courant = Phot : Puissance maximale a) Ce composant est un thyristor ; (0,5pt) B) son rte: Le thyristor est un composant électronique. de puissance dont le bi ca o¢ Tedresser une tension alternative & part un signal suffsan sur se gehts’ (sp) 6) symbole et domaine dappicaton : a p Age a DoD, 3.2 Logique séquentielle D> 3.2.1 II Sagit d'un compteur synchrone car toutes les entrées des bascules sont attaquées 8a fois parle signal dhhorloge. pt) 3.2.2 Le signal d’horioge est actif au front descendant. cs) 3.2.3 Table des états du compteur ots) Nore | Qe [ Qs Je [Re Te [Ree o foto jo [fo fa Jo fo fa Ta 1 jojo fs fo aa a a 2 fo fa fo fo fa fo fo a 30 i a a a a 4 [1 [0 fo [to f1 Jojo jo |. ojo fo fo Pf I est un compteur modulo 5 (apt) 3.2.4 Chronogramme du compteur pts) um ‘Symbole + (05) aa Domains d'appication : (0,5pt) Redressement commandé Variation de vitesse des moteurs & courant continu. Onduleur assisté 1.3 Transformation d'une bascule 3K en bascule D et en bascule T (0,75x2pt) Clk c Tt. 14 Uncreut porte indication CD 4011 2 T 2) Sa famille technoloaigue est le CMOS (0,50) 1) Avantages et inconvénients des familes TT et CMOS : (6125 x4) [Families [Avantages Tneonvénients Famille TL Falble mmunké aux bruts | Aimentation: 5V Faibie Impédance de sortie | Consommation éievee. [Faible Temps de propagation | Cott de fabrication élevé Vitesse de commutation Famille CMOS Large gamme de tension | Immunité aux Brus aves dalimentation (3 8 18V) [impédence Tent forte | Consommation fible [Faible vitesse de commutation | [Cott de fabrication réduit DEUXIEME PARTIE : CIRCUITS ANALOGIQUES 21 Courant variable 2.1.1. Determination des éléments de Thévénin Eth = Ex Ee = B+ EER = 5,667 + 1,667 = (5,905; 16,3879)(V) (pts) 2th = 21/722 + 24/f25 = 5,560 (tpt) 2.1.2 Détermination des éléments de NORTON (Sembee = [1,06 ; 16,3979] (A) (0,5pt) aa ose) 24.3 calcul de ly et Use bes pal us = (0,89 ; 16,3979] (A) (ap) Un Z3le= Une = (0,89 ; 16,3974) (V) am) 2.2 TRANSISTOR BIPOLAIRE ETUDE STATIQUE 2.2.1 Réle de la résistance RE : La résistance d'émetteur introduit une contre-réaction en ‘courant continu pour la stablisation thermique du transistor. (0,5p¢) 2.2.2. Schéma équivalent du montage en régime statique ap) Vee Re 2.2.3 Equation dela droite de charge statique pp Vee Rete Wee R= 0, ore = e+ fb le = EY, «081 Vee + 10,50 (mA) 2.24 _Déterminons les coordonnées du point de repos Ico et Vcey Voc—Rela~Vee~Rele=0, or le=Ic-+ Ip=B p+ Ip => Tgp = —Ye=VOE_ leo = B Ino = 7,88mA (075) Veo = Vee —Relco ~ Rele = 3,33V (0756 an ETUDE DYNAMIQUE 2.25 Cesta configuration EMETTEUR COMMUN car en régime variable, 'émetteur est Connecté 3 la masse, 2.2.6 Schéma équivalent du transistor en régime dynamique 2.3 Amplificateur opérationnel 2.3.1 Expressionde V. V- (apt) 2.3.2 Expression de vt. vt (pt) 23.3 Expression de Vet, v= vr=stitsevtt vst = MBH ya - HL yay apt) 234 On pose Ri = Ril et R2=R2 SVS = NG V2 GAVE Qi vl=w-vi (apt) 2.3.5 Le premier étage de cet amplificateur est un soustracteur. (0,5pt) 23.6 Equation de Iétage 2 (apt) 23.7 Expression de Vs2 Vs2.= RSG +23) (Opt) 23.8 Le dewsiéme étage de cet ampicateur est un sommateur inverseur. (0,59) ‘TROISIEME PARTIE : CIRCUITS NUMERIQUES 3.4 Logique combinatoire BALL Table de vérité er) PPP lol-lollollolel+[offele) 1 3.1.2 Equation non simpli de a sortie S . (0.56 SeABCO+ABCD +ABCD+ABCD+ABCD + ABCD +ABCD 3.1.3 Simplification de L’équation par la méthode de la table de Karmaugh B S = ABEACHBCD 85) 3.14 Logigramme & portes NAND a 2 entrées 20t8)

Vous aimerez peut-être aussi