Vous êtes sur la page 1sur 14

Ballester Jrmy

LCPRO GEII

TP ADS : Ampli quilibr @ 10 Ghz


Plan: I/ Circuit passifs

1/ Circuit de base 2/ Coupleur (conception)

II/ Circuits actifs


1/ Etage FET 2/ Ampli quilibr

Introduction:
Le but de ces travaux pratiques est de prendre en main le logiciel ADS qui est un programme de simulation mais aussi de conception (ce qui veut dire que le logiciel optimise au mieux les valeurs des composants pour l'application dsire). Grce ADS nous allons concevoir un ampli quilibr et le simuler. Scance1:cration du projet via.dsn 1.1) court circuit dcal Voici le schma du projet:

E est la longueur lectrique de ligne avec E= b * l et b = w / Vf d'o E=( w*l) / Vf Term1 joue le rle d'une source d'excitation micro-onde quivalent un gnrateur avec sa rsistance propre (vrai en 1-Port). Cependant lorsqu'on passe Multiport le schma quivalent

devient une source avec sa rsistance propre gauche de la ligne de test (TL) et sa droite on aura une
simple charge. Ensuite en cliquant sur on simule le comportement du circuit et obtenir le paramtre S11(coefficient de rflection) et on obtient:

On reconnat le court circuit Et si on enlve la masse droite de la ligne test et on observe cela :

1.2) self parallle schma:

simulation :

Le module de S11 vaut bien toujours 1 cela vient du fait que toute l'nergie est rflchie car la self est ractive(purement Imaginaire). Conclusion: On peut conclure sur cette partie que les lignes, capacits et self-inductance ne font aucune perte. Ce sont seulement les lments rsistifs qui provoque des pertes.

1.3)self srie schma:

Grce au bloc S-Parameters on balaye en frquence est on peut observer simulation:

interpretation : pour F=>0 on a S21 =1 et S11=0 Pour F=> infini on a S21 =0 et S11=1 Grace a la conservation des energie On peut en dduire la relation (quand il n'y a pas de rsistance):

|S11| + |S21| = 1 Optimisatisation 1 Comme je l'ai dj mentionn en introduction nous allons maintenant utilis la fonction optimisation(bloc OPTIM) en entrant le but recherch (GOAL) equation dans Goal : phasedeg(SP2.SP.S(2,1)) Schma

simulation

perturbation

simulation

puis on re-optimise

simulation nous montre que l'on a bien 90 sur le terminal 3 et 2 et donc 180 entre les deux :

Ce circuit s'appel BALUN ( Balanced /Unbalanced) il passe d'un mode differentiel un mode non diffrentiel. Scance2: Coupleur Branch Line -3dB, -90
schma:

simulation:

une fois packag

scance 3 :

Circuits actifs Etage FET

schma

simulation

pente = gm = 3 .10^-3 / 20.10^-3 = 0.15 A/ V schema

simulation

interprtation: On observe par S11 et S22 que l'entre est mal adapt par contre point positif on voit que le gain est plutt bon avec S12 et S21 . De plus grce S21 on confirme que notre transistor est bien unilatral. Une fois packag:

Calcul du facteur Bruit

Il faut introduire un quadripole d'adaptation qui va adapt l'impdance d'entre du module FET de facon a obtenir le facteur de bruit mini.

Schma

Simulation

Critres de stabilit

EXPLICATION.....

avant l'optimisation

Vous aimerez peut-être aussi