Vous êtes sur la page 1sur 8

REPBLICA BOLIVARIANA DE VENEZUELA MINISTERIO DEL PODER POPULAR PARA LA DEFENSA UNIVERSIDAD NACIONAL EXPERIMENTAL POLITECNICA DE LA FUERZA ARMADA

NACIONAL BOLIVARIANA ARQUITECTURA DEL COMPUTADOR

TALLER

PROFESORA: DANIEL SERRANO SECCION: Ing. De sistemas 6 4426-01T INTEGRANTES: ROJAS, Erick C.I: 20.538.819 RIVERA, Ramon C.I: 20.111.234 ROBLES, Luis C.I: 21.323.032

OCTUBRE 24, 2010

TALLER
1. EXPLICAR LA ORGANIZACIN BSICA DE UN PROCESADOR.

Corresponde a la unidad principal dentro de la arquitectura de un computador (dispositivo maestro por excelencia) cuya funcionalidad es la ejecucin de programas almacenados en memoria central. En palabras generales esta unidad extrae cada instruccin, la examina, ejecuta y gobierna el flujo de ejecucin de dicho proceso, determina la secuencia de micro-eventos a ejecutar.

Sus partes fundamentales son: Unidad de Control: Extrae la instruccin en curso de memoria principal (nivel de lenguaje de mquina), hace el proceso de decodificacin para interpretar su tipo y la naturaleza de sus argumentos. Con esto provee la sealizacin de control para las restantes etapas de la ejecucin de dicha instruccin. Unidad Aritmtica Lgica (ALU): Dispositivo que realiza las operaciones aritmticas (sumas, multiplicaciones) o lgicas (OR, AND, NOT), determinadas por la unidad de control, sobre los argumentos tambin determinados en el proceso de decodificacin. Como se ver, esta unidad se disea utilizando dispositivos combinacionales y secuenciales (compuertas lgicas) Registros: Pequea memoria de alta velocidad integrada dentro de la CPU, que permite almacenar resultados intermedios, informacin de control y estado en dicho proceso.

La figura muestra un esquema ms detallado de la organizacin de una CPU. La figura muestra los buses internos los cuales permiten la transferencia entre las unidades involucradas y la sealizacin de control que gobierna dichas transferencias, en la cual la Unidad de Control acta como dispositivo maestro. Adicionalmente estos buses permiten la transferencia entre los registros (memoria interna de la CPU) y la ALU. De este esquema se hace evidente que la ALU solo interacta directamente con su memoria interna (banco de registros).

2. EXPLICAR Y GRAFICAR LA COMPOSICIN DE UNA UNIDAD ARITMETICO LGICA.

Una unidad aritmtica lgica puede realizar un conjunto de operaciones aritmticas bsicas y un conjunto de operaciones lgicas, a travs de lneas de seleccin. En ingls ALU significa Arithmetic Logic Unit (Unidad Aritmtica Lgica).

Las cuatro entradas de A se combinan con las de B generando una operacin de salida de cuatro bits en F. La entrada de seleccin de modo S2 distingue entre las operaciones aritmticas y lgicas. Las entradas de seleccin S0 y S1 determinan la operacin aritmtica o lgica. Con las entradas S0 y S1 se pueden elegir cuatro operaciones aritmticas (con S2 en un estado) y cuatro logicas (con S2 en otro estado). Los acarreos(transferencias) de entrada y salida tienen sentido nicamente en las operaciones aritmticas. El diseo de una ALU implica el diseo de la seccin aritmtica, la seccin lgica y la modificacin de la seccin aritmtica para realizar las operaciones aritmticas y lgicas. a. Seccin Lgica: Los datos de entrada en una operacin lgica son manipulados en forma separada y los bits son tratados como variables binarias. En la tabla 3.12.1. se listan cuatro operaciones lgicas OR, OR - Exclusiva, AND y NOT. En el circuito, las dos lneas de seleccin (S1, S0) permiten seleccionar una de las compuertas de entrada, correspondientes a la funcin Fi. b. Seccin Aritmtica : El componente bsico de la seccin aritmtica es un sumador en paralelo. En una ALU, la suma aritmtica se puede implementar con un nmero binario en A, otro nmero en la entrada B y el acarreo de entrada Cin en un valor lgico 0. El resto de las funciones se enuncian en la columna descripcin.

3. GRAFICAR Y ARITMETICO. Y X

EXPLICAR

EL

DISEO

DE

UN

CIRCUITO

Co

Semi sumador

Sumador completo

C1

Un semisumador es un circuito que realiza la suma aritmtica de dos palabras binarias la suma de nmeros binarios de n bits nos da un numero binario de n+1 bits un sumador de 2 bits deber tener 2 entradas y 2 salidas a este bit ms significativo se le conoce como el acarreo. Un sumador completo es un circuito que tiene adems de las entradas correspondientes a los bits que se pretenden sumar una entrada de acarreo ( smbolo para la suma de palabras de n bits) Circuito sustractor estos se realizan mediante sumadores ya que la resta de dos nmeros es la suma de uno con el negativo del otro a continuacin un ejemplo X3 Y3 X2 Y2 X1 Y1 X0 Y0

SC

SC

SC

SC

S3

S2

S1

S0

Circuito sumador X3 Y3

X2

Y2

X1

X2

X0

Y0

c5 SC C1

c4

SC

c3

SC

C2

SC

S3

S2

S1

S0

Ejemplo de un circuito sumador completo.

El componente bsico de la seccin aritmtica de un ALU es un sumador en paralelo este se construye con un numero de circuitos sumadores conectados en cascada controlando la entrada de datos al sumador en paralelo se pueden obtener distintos tipos de operaciones aritmticas el numero de bits en el sumador en paralelo puede tener cualquier valor el arrastre de entrada Cin pasa al circuito sumador completo a la posicin del bit menos significado el arrastre de salida Cout proviene del circuito sumador completo de la posicin del bit mas significativo.

4. GRAFICAR Y EJEMPLIFICAR EL DISEO DE UN CIRCUITO LGICO. Los circuitos lgicos se forman combinando compuertas lgicas. La salida de un circuito lgico se obtiene combinando las tablas correspondientes a sus componentes.

Para tener completamente una buena definicin de un circuito lgico es importante saber cules son sus compuertas lgicas qu funcin cumple cada una de ellas y como se relaciona para llevar a cabo procesos. Las compuertas bsicas son las siguientes: OR, AND, NOT, XOR. Las compuertas lgicas derivadas son: NOR, NAND. Compuerta OR: es una compuerta con entrada A y B la salida resulta Y = A + B su tabla de representacin es la siguiente: Su representacin grafica:

Esta compuerta puede tener ms de dos entradas.

Compuerta NOT: Esta compuerta con entrada A da como resultado su tabla de definicin es la siguiente: Su representacin grafica:

Compuerta AND: Con entradas A y B la salida o el resultado seria Y = A*B Se define por la tabla Representacin grafica

Esta compuerta puede tener ms de 2 entradas Compuerta XOR: esta realiza una comparacin de entradas siendo el resultado 0 si las entradas son iguales y 1 si son diferentes est dada por La siguiente tabla: Representacin grafica: A 0 B 0 salida 0

1 0 1

0 1 1

1 1 0

EJEMPLO DE DISEO DE UN CIRCUITO LGICO.

Este es un modelo sencillo de un circuito lgico. El circuito debe repetirse n veces para un circuito lgico de n bits.

Vous aimerez peut-être aussi