Vous êtes sur la page 1sur 5

Simulation d'un Amplificateurs faible bruit (LNA)

Lamplificateur faible bruit joue un rle trs lmentaire dans une chane de rception radio. Il est le premier lment intgr aprs lantenne de rception d limportance de ces caractristiques surtout son facteur du bruit (Noise Figure). En effet, daprs la fameuse relation de FRISS le facteur de bruit du premier lment dtermine le facteur du bruit de lensemble de la chane radio. La conception dun LNA doit suivre des tapes importantes afin davoir une information sur les diffrentes paramtres caractrisant le fonctionnement de ce circuit analogique RF. Ce prsent TP nous permettra de mettre en vidence les diffrents paramtres du LNA, il nous permet de comprendre le fonctionnement dun LNA en simulant les diffrents schmatiques proposs dans le projet LNA_PRJ. Nous allons commencer par ltude des caractristiques du transistor MOS qui sera llment de base de notre circuit LNA. Puis nous allons passer aux autres tapes de la conception par la ralisation des simulations suivantes : Simulation des caractristiques du transistor Simulation des paramtres S du LNA cascode Simulation AC pour le facteur du bruit Simulation AC pour le facteur du bruit en prsence dune inductance relle Simulation des paramtres de linductance Simulation du gain et du point de compression en 1dB Simulation des non-linarits (IIP3 : Third order Input Intercept Point) Pour raliser ce TP, il faut utiliser le projet LNA_PRJ. Ce projet comporte neuf schmatiques (*.dsn) et un sous schmatique, une technologie CMOS 0.25 m est utilise (introduit en utilisant un netlist statement). Le but du projet consiste simuler les principales spcifications dun LNA cascode (common-source cascode LNA).

A- Simulation des caractristiques du transistor MOS 0.25 m


Avant de commencer la conception dun circuit intgr analogique base du transistor, il est important de simuler et de prvoir le comportement de llment de base de ce circuit savoir le transistor, les simulations ralises permettent de tracer les caractristiques internes du transistor afin de bien choisir les bons points de fonctionnements. Ouvrir le projet LNA_PRJ, et le schmatique FET_curve_tracer.dsn. Dcrire ce schmatique, et expliquer le choix des paramtres de simulation ? Tracer le schma simul dans votre rapport et expliquer comment la simulation est ralise ? Lancer la simulation et constater les rsultats, relever et interprter les deux premires courbes (Ids # Vds et Gm # Vds) ? Argumenter les explications par ltude thorique des transistors MOS ? Conclure. Maintenant, nous allons tudier le schmatique DC_and_Sparams. Ouvrir ce schmatique, et expliquer le but de la simulation. 1

Dcrire ce schmatique, et expliquer le choix des paramtres de simulation ? Tracer le schma simul dans votre rapport et expliquer comment la simulation est ralise ? A qui consiste une simulation DC ? Lancer la simulation et constater les rsultats, relever et interprter les rsultats obtenus ? Dduire sur les rsultats de simulation des paramtres S ? Expliquer limportance des paramtres simuls ? Conclure.

B- Conception et simulation des paramtres du LNA


Aprs avoir simuler les principaux paramtres du transistor MOS 0.25 m. Nous allons passer aux simulations de notre circuit analogique RF savoir le LNA cascode. Le premier schmatique (DC_and_Sparams_cascode) permet de faire une simulation paramtres S du LNA cascode. Ouvrir ce schmatique, et expliquer les lments qui le constitue ? Reprendre dans votre rapport le schma du circuit, et dcrire le but de la simulation ? Chercher et dcrire le rle du bloc Smith-chart ? Dans un premier temps, Lancer la simulation en dsactivant le bloc Smith-chart, et en le remplaant par un fil (court-circuiter le bloc smith-chart). Relever et interprter les rsultats obtenus ? Maintenant, ractiver le bloc Smith-chart, lancer la simulation. Relever et interprter les rsultats obtenus ? Comparer les rsultats obtenus dans les deux cas ? Dduire en lutilit du bloc Smith-chart ? Conclure ? Maintenant, nous allons tudier ladaptation dimpdance lentre du LNA cascode, pour cela nous allons faire appel de loutil DesignGuide. Pour utiliser cet outil et ainsi raliser cette tche dadaptation dimpdance, suivre les tapes dcrites sur les figures ci-dessous :

Aprs avoir utiliser loutil DesignGuide, expliquer lutilit de cet outil ? Relever et interprter les rsultats obtenus ? Conclure ? En utilisant les paramtres obtenus avec loutil DeisgnGuide la place du bloc Smith-chart, resimuler le schmatique prcdent. Relever et interprter les rsultats obtenus ? Comparer les rsultats obtenus avec ceux obtenus prcdemment ? Conclure ?

C- Simulation du bruit et des non-linarits du LNA


Comme pour tout circuit analogique, lors de la conception du LNA, le concepteur doit raliser des simulations de facteur du bruit et de non-linarits afin doptimiser le comportement de ce bloc. Comme nous lavons dcris auparavant le facteur du bruit est un paramtre primordial pour le bloc LNA, d lintrt de la simulation de ce paramtre. Afin de raliser cette simulation, ouvrir le schmatique LNA_noise. Expliquer le contenu de ce schmatique ? Relever et dcrire le montage de la simulation du facteur du bruit ? Lancer la simulation, relever et interprter les rsultats obtenus ? Conclure ? Maintenant, ouvrir le schmatique LNA_noise_real_Q. Expliquer la diffrence entre ce schmatique et le prcdent ? Lancer la simulation, relever et interprter les rsultats obtenus ? Comparer les rsultats obtenus avec les deux derniers schmatiques ? Conclure ? 4

Maintenant, ouvrir le schmatique LNA_noise_sweep. Expliquer ce schmatique et le but de la simulation ? Lancer la simulation, relever et interprter les rsultats obtenus ? Conclure ? La principale caractristique de tout amplificateur est le gain. Ouvrir le schmatique LNA_1dB_by_power_sweep. Expliquer ce schmatique et le but de la simulation ? Lancer la simulation, relever et interprter les rsultats obtenus ? Donner la dfinition du point de compression en 1 dB, dduire ce point des courbes obtenues? Conclure ? Ltude de la non-linarit dun amplificateur LNA se caractrise par la simulation de lIIP3. Pour raliser cette simulation, ouvrir le schmatique LNA_IIP3. Expliquer ce schmatique et ces diffrents blocs ? Expliquer le montage de la simulation pour faire une tude de la non-linarit dun circuit ? Lancer la simulation, relever et interprter les rsultats obtenus ? Donner la dfinition thorique de lIIP3, dduire ce paramtre ? Conclure ? Conclusion gnrale ?

Vous aimerez peut-être aussi