Vous êtes sur la page 1sur 28

28/09/2010

ELECTRNICA
Introduccin a la Electrnica Digital

Electrnica

La electrnica es la disciplina que estudia los sistemas electrnicos desde el punto de vista del electrn.

28/09/2010

Electrnica y sus aplicaciones

Electrnica Analgica Digital

Seales Analgicas

La electrnica Analgica se fundamenta en el tratamiento y manejo de seales del tipo analgico analgico. Es decir seales continuas en el tiempo que varan en amplitud y frecuencia. Los fenmenos fsicos que ocurren en nuestro entorno suelen variar de forma continua

28/09/2010

Seal analgica obtenida al procesar una seal de audio con micrfono.


V Onda Sonora Micrfono Seal de Audio Amplificada t

mV t

Amplificador

Altavoz Seal de Audio Onda de Sonido Amplificada

Seales Analgicas

Se puede decir que una seal analgica es aquella que vara de forma continua, tal y como lo hacen continua las magnitudes fsicas en la naturaleza, como la variacin del sonido, la luz, la temperatura, la presin, el tiempo, etc.. Las seales analgicas tomas un valor instantneo diferente para cada fraccin de tiempo considerado. Dado que en un instante de tiempo existen infinitos valores, la seal elctrica tambin puede tomar infinitos valores en dicho intervalo.

28/09/2010

Seales Digitales

La electrnica digital se fundamenta en la el tratamiento y manejo de seales elctricas de tipo digital y manejo de seales elctricas del tipo digital. Las seales digitales son mucho ms simples que las analgicas, ya que la informacin se pocesa y codifica en d i estados 0 y 1.c difi dos nicos t d 1

Estado de una seal digital


1er Estado 1 SI Verdadero Nivel Alto de Tensin 5V Interruptor Cerrado 2 Estado 0 NO Falso Nivel Bajo de Tensin 0V Interruptor abierto

28/09/2010

Seal digital compuesta por valores binarios

1 0

Estos dos estados se conocen como niveles lgicos y a cada uno de se le asigna una cifra o dgito, el 1! Y el 0, lo que 1! 0, da lugar a seales digitales o binarias. En comparacin con una seal analgica que vara de forma continua, la seal digital slo toma dos valores en determinado intervalo de tiempo, por lo que se dice que toma un conjunto de valores discretos.

Proceso de conversin de una seal digital en una seal analgica


Reproductor de CD V Seal de Audio Amplificada t

Convertidor Digital/Analgico Amplificador

Seal Digital

Altavoz

Onda de Sonido Amplificada

28/09/2010

11

Representacin Digital de las muestras de la seal analgica


VV 15 15 14 14 13 13 12 12 11 11 10 10 99 88 77 66 55 44 33 22 11 00
1110 1101 1100 1110 1101 1100 1011 1110 1101 1100 1011 1110 1101 1100 1011

1010 1001 0111 0101 1001 0111 0110 0101 0100 0101 0101 0100 0100 0111 0111 0110 0111 1000 0111

0010 0000

10 11 12 13 14 15 16 17 18 19 20 21 1 1 2 2 3 3 44 55 66 77 88 99 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 28 29 30 31 32 33 34 35

Representacin Digital de las muestras de la seal analgica


V 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 1110 1101 1100 1110 1101 1100 1011 1110 1101 1100 1011 1110 1101 1100 1011

1010 1001 0111 0101 1001 0111 0110 0101 0100 0101 0101 0100 0100 0111 0111 0110 0111 1000 0111

0010 0000

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35

28/09/2010

13

Representacin Digital de las muestras de la seal analgica


V

15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 t 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35

Capitulo 10: Circuitos de Adquisicin de Datos

Digitalizacin de una seal analgica

Para digitalizar una seal analgica se somete la seal a una medida de su valor cada cierto intervalo de tiempo (muestreo). Para una digitalizacin de 4 bits como en el ejemplo, se le asigna a cada muestra un valor de 4 bits en funcin del valor que toma la seal en la muestra, consiguindose 16 permutaciones de unos y ceros, empezando por el 0000 y terminando con el 1111. El resultado es una seal digital con una enorme cantidad de secuencias de cifras binarias de 4 bits que podemos almacenar en soportes digitales:disco duro, DVD, CD, Tarjeta SD, etc

28/09/2010

Distorsin en una seal analgica y digital


Ventajas de los sistemas digitales

Las seales digitales se pueden almacenar, procesar y transmitir en forma de dgitos o cifras. Esta informacin es mucho ms difcil que se perturbe mediante interferencias

Ventajas de la E. digital frente a la analgica


Circuitos Digitales Siempre reproducen exactamente los mismos resultados El diseo de circuitos lgicos es sencillo Circuitos Analgicos A salida puede variar con la temperatura, la tensin de alimentacin, estado de los componentes, etc. Para disear circuitos hay que realizar operaciones complejas y conocer muy bien sus componentes Los circuitos solo realizan la funcin para la que han sido diseados Coste ms elevado de los circuitos Susceptible de sufrir interferencias de otros sistemas. La informacin almacenada se va deteriorando, sobre todo si se realizan copias.

Se pueden programar para hacer que un mismo circuito pueda ser utilizado para varias funciones. Mayor facilidad de integracin para circuitos repetitivos Menos posibilidad de interferencias en las seales digitales Facilidad de almacenamiento de la informacin en soporte magntico u ptico sin deterioro de la fidelidad de la seal, aunque se realicen muchas copias

28/09/2010

Sistemas de numeracin

Un sistema numrico es el conjunto ordenado de smbolos o dgitos y las reglas que se combinan para representar cantidades numricas. Existen diferentes sistemas numricos, cada uno de ellos identificados por su base. Un dgito en un sistema numrico es un smbolo que no es combinacin de otros y que representa un entero positivo. La base de un sistema numrico es el nmero de dgitos diferentes usados en este sistema.

Sistemas de numeracin
Sistema Binario Octal Decimal Hexadecimal Base 2 8 10 16 0,1 0,1,2,3,4,5,6,7 0,1,2,3,4,5,6,7,8,9 0,1,2,3,4,5,6,7,8,9,A,B,C,D,E;F Dgitos

28/09/2010

Sistema Decimal

El sistema decimal tiene su base en 10 dgitos: 0,1,2,3,4,5,6,7,8,9. Para el sistema decimal la base es 10 El lugar que ocupa cada dgito en una determinada cifra nos indica su valor. As por ejemplo 95610 se puede descomponer de la forma: 95610 900 50 6 9 100 5 10 6 *1

95610 9 *10 2 5 *101 6 *100 Luego la cifra se descompone multiplicando cada dgito por su base elevada al nmero que representa la posicin que ocupa. Su expresin polinmica ser:
N10 an .........a2 a1a0 an*10 n .........a2 *10 2 a1*101 a0* 0 10

Sistema binario

El sistema binario tine su base en dos nicos dgitos 0 y 1. 1 Su expresin polinmica es:
N 2 an ....a2 a1a0 an * 2 n ...... a2 * 2 2 a1 * 21 a0 * 2 0

El valor decimal del nmero binario 10101101 es:


101011012 1* 27 0 * 26 1* 25 0 *14 1* 23 1* 2 2 0 * 21 1* 2 0

101011012 128 32 8 4 1 17310

10

28/09/2010

Conversin de un numero decimal en binario


173 13 1 2 86 06 0 2 43 2 03 21 2 1 01 10 1 0

2 5 1

2 2 2 0 1

17310 =101011012

Sistema Octal

Para convertir un nmero octal a binario hay que sustituir cada dgito octal por la cadena equivalente de tres bits binarios de acuerdo con la siguiente tabla.

Octal 0 1 2 3 4 5 6 7

Binario 000 001 010 011 100 101 110 111

Ejemplo: 4578 = 100 101 1112

11

28/09/2010

Sistema Octal

Para convertir un nmero binario a octal hay que coger los bits en grupos de 3 bits empezando por el bit menos significativo. Si faltan dgitos para el grupo ms significativo se rellena con ceros. Seguidamente se sustituye los grupos por el valor de la tabla.

Octal 0 1 2 3 4 5 6 7

Binario 000 001 010 011 100 101 110 111

Ejemplo: 10101112 = 001

010

111= 1278

Sistema hexadecimal

El cdigo hexadecimal posee una base 16 y consta de 10 dgitos numricos y 5 alfabticos.

Decimal
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15

Hexadecimal
0 1 2 3 4 5 6 7 8 9 A B C D E F

Binario
0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111

12

28/09/2010

Cdigo BCD

El cdigo BCD natural consiste en representar cada uno de los dgitos decimales pro su binario equivalente expresado con 4 bits

Decimal 0 1 2 3 4 5 6 7 8 9

BCD natural 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001

Ejemplo: 123410 = 0001 0010 0011 0100

Cdigo ASCII

El Cdigo ASCII (American Estndar Code for Information Interchange) es un cdigo alfanumrico que utiliza 7 bits para codificar nmeros y letras, letras smbolos especiales e instrucciones de control para perifricos.

13

28/09/2010

Tabla del cdigo ASCII

Niveles de las seales digitales

La electrnica digital digital trabaja con circuitos que trabajan con dos posibles estados posibles 0 o 1
5V

Tensin de Entrada

5V Nivel Alto 2V

0,8 V 0V

Nivel bajo

0V

14

28/09/2010

Puerta NOT o puerta Inversora

1 7404

A 0 1

S 1 0

Puerta OR o Puerta Sumadora


A B
1 3 2

Circuito equivalente con interruptores

AB 00 01 10 11

S 0 1 1 1
BAT1
12V

SW1
SW-SPST

L1

SW5
SW-SPST

L3

SW2
12V SW-SPST

SW6 BAT3
12V SW-SPST 12V

SW3
SW-SPST

L2

SW7
SW-SPST

L4

SW4 BAT2
12V SW-SPST 12V

SW8 BAT4
12V SW-SPST 12V

15

28/09/2010

Puerta AND o Puerta Multiplicadora


A B
1 3 2 7408

Circuito equivalente con interruptores


A1
SW -SPST

B1
SW -SPST

A3
SW-SPST

B3
SW-SPST

BAT1
12V

L1
12V

BAT3
12V

L3
12V

AB 00 01 10 11

S
A2 B2
SW -SPST

A4
SW-SPST

B4
SW-SPST

0 0 0 1

SW -SPST

BAT2
12V

L2
12V

BAT4
12V

L4
12V

Puerta NAND o P. Multiplicadora Negadora


A B
1 3 2 7400

AB

S 1 1 1 0

00 01 10 11

S A.B

16

28/09/2010

Puerta NOR o P. Sumadora Negadora

AB

S 1 0 0 0

A B

2 1 3 7402

00 01 10 11

S A B

Puerta Lgica OR-Exclusiva

A B

1 3 2 74HC86

AB
S

S 0 1 1 0

00 01 10 11

A B A* B A* B

17

28/09/2010

C.I. 7404
35

Vcc 14

A6 13

Y6 12

A5 11

Y5 10

A4 9

Y4 8

1 A1

2 Y1

3 A2

4 Y2

5 A3

6 Y3

7 GND

Capitulo 1: Anlisis de puertas lgica

Circuito Integrado 7432


36

Vcc 14

B4 13

A4 12

Y4 11

B3 10

A3 9

Y3 8

1 A1

2 B1

3 Y1

4 A2

5 B2

6 Y2

7 GND

Capitulo 1: Anlisis de puertas lgica

18

28/09/2010

C.I. 7408
37

Vcc 14

B4 13

A4 12

Y4 11

B3 10

A3 9

Y3 8

1 A1

2 B1

3 Y1

4 A2

5 B2

6 Y2

7 GND

Capitulo 1: Anlisis de puertas lgica

C.I. 7432
38

Vcc 14

Y4 13

B4 12

A4 11

Y3 10

B3 9

A3 8

1 Y1

2 A1

3 B1

4 Y2

5 A2

6 B2

7 GND

Capitulo 1: Anlisis de puertas lgica

19

28/09/2010

C.I. 7400
39

Vcc 14

B4 13

A4 12

Y4 11

B3 10

A3 9

Y3 8

1 A1

2 B1

3 Y1

4 A2

5 B2

6 Y2

7 GND

Capitulo 1: Anlisis de puertas lgica

C.I. 7486
40

Vcc 14

B4 13

A4 12

Y4 11

B3 10

A3 9

Y3 8

1 A1

2 B1

3 Y1

4 A2

5 B2

6 Y2

7 GND

Capitulo 1: Anlisis de puertas lgica

20

28/09/2010

Familias Lgicas
Familias Lgicas RTL DTL ECL TTL CMOS BICMOS Resistor T R i Transistor L i i Logic Diode-Transistor Logic Emitter-Coupled Logic Transistor-Transistor Logic Complementary Metal-Oxide Semiconductor Bipolar Complementary Metal-Oxide Semiconductor

Escala de Integracin

SSI: Small Scale Integration. Son circuitos de funciones lgicas elementales MSI Medium Scale Integration. Comprenden circuitos de aplicaciones generales que realizan funciones lgicas ms complejas. GSI: Giga-Scale Integration. Pude integrar millones de puertas lgicas

DIP

PLCC

SOIC

SSOP

21

28/09/2010

43

Caractersticas Generales de las puertas lgicas integradas


Tensin de alimentacin y su tolerancia Temperatura de trabajo Fan-out Niveles de tensin de entrada y salida
VIL : Es la mxima tensin de entrada considerada como nivel bajo. VIH: Es la mnima tensin de entrada considerada como un nivel alto. VOL: Es la mxima tensin de salida considerada como un nivel bajo. VOH: Es la mnima tensin de salida considerada como un nivel alto.

Capitulo 1: Anlisis de puertas lgica

Niveles de tensin de Entrada/Salia para la serie TTL


Vi 5V Vo 5V 1 Lgico (H) 2V No Permitido 0,8V , 0 Lgico (L) 0V 0V VIL(max) 0,4V 0 4V 0 Lgico (L) VIH(min) 2,4V No Permitido VOL(max)

1 Lgico (H) VOH(min)

22

28/09/2010

Niveles de tensin de Entrada/Salia para la serie CMOS


Vi 5V Vo 5V 1 Lgico (H) No Permitido 1V 0 Lgico (L) 0V 0V VIH(min) VIL(max) 4,9V 1 Lgico (H) No Permitido 0,1V 0 1V 0 Lgico (L) VOH(min) VOL(max)

3,5V

Caractersticas Generales de las puertas lgicas integradas

Margen de ruido: En los estados lgicos alto y bajo, indica las variaciones mximas que se pueden producir a la entrada sin que la salida vari su estado.

N NH VOH min VIH min

N NH 2,4V 2V 0,4V N NH 4,9V 3,5V 1,4V N NL 0,8V 0,4V 0,4V N NL 1V 0,1V 0,9V
46

N NL VIL mx VOL mx

Capitulo 1: Anlisis de puertas lgica

23

28/09/2010

Caractersticas Generales de las puertas lgicas integradas

Tiempo medio de propagacin: propagacin Es el retardo que transcurre desde que cambia una entrada y produce un cambio lgico a la salida g

VCC (VIH) Entrada


50% 50%

tr Salida (no invertida) tPLH Salida (invertida) t PHL


90% 50% 10% 10% 50% 90% 90% 50%

tf

GND (VIL) VOH


10% 10%

tPH L t PLH
50% 90%

VOL VOH

VOL tr

tf

tPLH = tiempo de propagacin de nivel bajo a nivel alto. tPH L = tiempo de propagacin de nivel alto a nivel bajo. t r = tiempo de subida de la seal de salida. tf = tiempo de bajada de la seal de salida.

Capitulo 1: Anlisis de puertas lgica

47

48

Caractersticas Generales de las puertas lgicas integradas

Disipacin de potencia :Se indica la disipacin esttica por f ncin O los cons mos de corriente de funcin. consumos alimentacin de cortocircuito y de entrada y salida para lo dos valores lgicos.

Capitulo 1: Anlisis de puertas lgica

24

28/09/2010

49

CARACTERSTICAS IDEALES DE UNA FAMILIA LGICA


Gran densidad de integracin. Alta A velocidad de propagacin. Mnimo consumo. Mxima inmunidad al ruido y a las variaciones de temperatura. Compatibilidad con otras familias lgicas. p g Bajo coste.

Capitulo 1: Anlisis de puertas lgica

Familia Lgica TTL


50

TTL es el acrnimo de Transistor Transistor Logic La primera serie de dispositivos de esta familia que se creo se denomino TTL St d , que es conocida por la mayora de los d i Standar id l d l fabricantes como la serie 74 y cuyas principales caractersticas son:

Tensin de alimentacin 5V 10% Fan-out = a 10 Niveles de tensin:


Margen de ruido en ambos niveles 0,4V Tiempo de propagacin 10ns Disipacin de potencia 10mW por funcin
Capitulo 1: Anlisis de puertas lgica

VIH min = 2,0V VIL mx = 0,8V VOH i = 2 4V 2,4V OHmin VOL mx = 0,4V

25

28/09/2010

Familia Lgica TTL


51

Para mejorar las caractersticas Standars se desarrollaron las siguientes series: 54/74L (Low-power): con un consumo de 1mW pero un tiempo de propagacin de 33ns 54/74S (Schottky) con un tiempo de progagacin de 3ns y una disipacin de potencia de 20mW 54/74LS (Low-power Schottky) con una potencia de 3mW y un tiempo de propagacin de 10ns 54/74AS (advanced Schottky) con una potencia disipada de 7mW y un tiempo de propagacin de 1,5ns 54/74F (FAST Fairchid Advanced Schottky) con una potencia de disipacin de 4mW y un tiempo de propagacin de 3ns
Capitulo 1: Anlisis de puertas lgica

Familia Lgica CMOS


52

CMOS es el acrnimo de Complementary Metal Oxide Semiconductor La familia CMOS bsica aparece en los catlogos como serie 4000 sus caractersticas ms significativas son: t ti i ifi ti

Tensin de alimentacin de 3V a 18V Fan-out = 50 Niveles de tensin:para una tensin de 5V


VIH min = 3,5V VIL mx = 1,5V VOHmin = 4,95V VOL mx = 0,05V

Margen de ruido muy elevado no le afectan impulsos de 30% de la tensin de alimentacin Tiempo de propagacin varia inversamente a la tensin de alimentacin para : 5V 60ns para: 10V 30ns Disipacin de potencia 10nW por funcin

Capitulo 1: Anlisis de puertas lgica

26

28/09/2010

Familia Lgica COMOS


53

Para mejorar las caractersticas standards se desarrollaron las siguientes series: 54/74C mantiene las propiedades de la tecnologa CMOS y es compatible pin a pin con la serie TTL standard. 54/74HC (High Speed CMOS) se alimenta con tensiones comprendidas entre 2 y 6V y tiempo de propagacin de 8ns 54/74HCT es similar a la anterior pero compatible elctricamente con la familia TTL. 54/74ACT (Advanced CMOS) con una tensin de alimentacin de 5V 10% tienen una potencia disipacin de 1mW y un tiempo de propagacin de 3ns.
Capitulo 1: Anlisis de puertas lgica

Comparativa entre las familias lgicas


TTL 74 Tensin de Alimentacin Margen de Ruido Potencia Consumida Capacidad de Carga Tiempo de propagacin Frecuencia Mxima Niveles de tensin de entrada Niveles de Tensin de salida Vcc (V) VNH(V) VNL(V) P (mW) Fan-out Tp (ns) F (MHz) VIL(max) VIH(min) VOL(max) VOH(min) 4,5 5,5 0,4 0,4 10 10 9 35 0,8 2 0,4 2,4 CMOS 74HC 3 15 1,4 0,9 0,0025 100 8 40 1 3,5 0,1 4,9

27

28/09/2010

Precauciones con los circuitos CMOS

Los CMOS debern estar almacenados con los terminales en contacto con espuma conductora. En ningn caso deben tocarse los terminales con los dedos Si se retira de la espuma conductora se deben insertar en el circuito o depositar con los terminales en contacto con una superficie conductora a masa No insertar CMOS en los zcalos de conexin con la tensin de alimentacin conectada. Las herramientas y bancos de trabajo se deben conectar a tierra. Nunca se debe dejar ninguna entrada de una puerta lgica sin N d b d j i t d d t l i i conectar, ya que no se puede predecir el nivel lgico que alcancen dichas entradas.

28

Vous aimerez peut-être aussi