Vous êtes sur la page 1sur 13

1

LABORATORIO DE CIRCUITOS DIGITALES PROYECTO N 2 DURACIN: 2 SEMANAS COMPUERTAS LOGICAS T.T.L. Objetivos: 1. Determinar el funcionamiento bsico de las compuertas lgicas AND, OR, NOT, NAND, NOR, EXOR, EXNOR de la familia T.T.L. 2. Estudiar el comportamiento interno de una compuerta T.T.L 3. Identificar las caractersticas de las familias T.T.L 4. Introducir al estudiante al diseo digital bsico.

Material Necesario Puerta lgica de la familia 74LS (74LS00, 74LS01, 74LS02, 74LS04, 74LS08, 74LS32, 74LS386) 2 pulsador Normalmente abierto. 2 dip-swicht Resistencias de 220 Resistencias de 1K Leds Rojos y Verdes Fotorresistencia. Sensor de presencia (2 pares de Infrarrojos) 2 Rel 1 Buzzer 3 sw

Bases Tericas: Antes de realizar la practica el estudiante debe leer y estudiar sobre el comportamiento e implementacin de las compuertas lgicas, construccin de tabla lgica adems de diseo de circuitos combinatorios con compuertas. Estudie el comportamiento de un rel y su conexin en un circuito electrnico. Investigue sobre Sensores, su aplicacin y conexin (Fotorresistencia e infrarrojos). Pre-Laboratorio 1. Analice el funcionamiento de una compuerta NAND TTL estndar de 2 entradas, partiendo del circuito interno. Trabaje para cada una de las posibles combinaciones de entrada. La puerta NAND bsica sigue la misma estructura que el inversor TTL, y se muestra en la Fig. 1. Se observa en ella que el transistor de entrada es multiemisor, es decir, tiene tantos emisores como entradas tenga la puerta. Vamos a comprobar que cumple la funcin NAND.

Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

a) Si todas las entradas estn a nivel alto. En este caso, los


emisores quedan cortados y circula corriente desde VCC a travs de Rl y de la unin BC de Ql hacia la base de Q2. El elevado valor de esta corriente de base de Q2 es suficiente para llevar para a saturacin, tanto a este transistor como a Q3 por lo que la salida es VCEsat de Q3 y por tanto un valor bajo. Adems con este estado de los transistores, el valor de la tensin de colector de Q2 ser, vC2 = vCE2 + vBE3 = 0, 2 + 0, 8 = 1V y esa tensin no es suficiente para polarizar directamente a la unin BE de Q4 y al diodo por lo que esa rama est abierta y la salida es efectivamente un valor bajo.

Fig. 1. Puerta NAND TTL bsica

b) Alguna entrada tiene valor bajo. En este caso, la unin BE


conduce, correspondiente dando lugar a una intensidad de base del transistor Ql procedente de VCC y que sale al exterior a travs de la unin BE de este transistor (es por tanto una intensidad saliente). En estas condiciones, la tensin en la base de Q1 es del orden de 0,9 V insuficiente para hacer conducir a Q2 y Q3 que por tanto estarn cortados. Esto lleva a saturacin al transistor Q4 y la salida ser un valor alto.

Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

3 2. Investigue el comportamiento de las compuertas AND, OR, NAND, NOR, EXOR Y EXNOR y dibuje la tabla de la verdad para cada una de ellas considerando 2 entradas mximo.

Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

3. Defina y explique cada una de las siguientes siglas: a. IOH Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

Corriente de salida de nivel alto (IOH): La corriente en una salida cuando se aplican condiciones de entrada que generen en la salida un nivel ALTO VOL,max: mximo valor que es reconocido a la salida como un cero lgico. Corriente de entrada de nivel bajo (IIL): Corriente en una entrada cuando se le aplica un nivel BAJO VIH,min: mnimo valor que es reconocido a la entrada como un uno lgico 4. Investigue que es una compuerta con salida de colector abierto, como funciona Cmo debe conectarse? La compuerta bsica TTL fue una modificacin DTL. La figura de la compuerta citada se muestra en la figura

b. VOL c. IIL d. VIH

Compuerta NAND TTL de colector abierto La resistencia externa RL debe conectarse para que la salida hale hacia el nivel alto, cuando el transistor Q3 est en corte. Si cualquiera de los niveles lgicos de entrada es cero, la juntura baseemisor en Q1 se polariza directamente. Por consiguiente, la tensin en la base Q1 es igual a: 0.2 V(Tensin de entrada) + 0.7(VbeQ1) = VbQ1 = 0.9 V El transistor Q3 comienza a conducir cuando la suma de las cadas de tensin de VbcQ1, VbeQ2 y VbeQ3 sean superiores a 1.8 V. Como la tensin en VbQ1 es 0.9.V, el transistor Q3 queda en estado de corte. Por lo tanto, s se conecta una resistencia al colector, la tensin de salida ser un 1 lgico. Si todos los niveles lgicos de entrada son 1, los transistores Q2 y Q3 se saturan Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

6 debido a que la tensin en la base de Q1 es superior a la suma de las cadas de tensin VbcQ1, VbeQ2 y VbeQ3. Entonces el estado de salida es igual a cero lgico (0). De la figura se puede apreciar que: - La salida de la compuerta es directamente uno de los colectores con que esta construida la compuerta - Es necesaria una resistencia de carga a la salida para poder tener una respuesta de la compuerta - La compuerta requiere de una fuente para el correcto funcionamiento de la compuerta - El voltaje de salida no depende de la fuente de alimentacin de la compuerta Una de las principales aplicaciones de este tipo de compuertas es realizar una interfaz entre la familia TTL y otro tipo de familia que funciona con un nivel de voltaje diferente. 5. Defina CI y mencione las escalas de integracin.

CI: circuitos integrados


SSI (pequea escala de integracin):

Nmero de compuertas: menos de 12 Dispositivos digitales tpicos: compuertas y flip-flops Nmero de compuertas: de 12 a 99 Dispositivos decodificadores, registros digitales tpicos: sumadores, contadores, y codificadores, multiplexores, demultiplexores

MSI (mediana escala de integracin):


LSI (alta escala de integracin):


Nmero de compuertas: de 100 a 9,999 Dispositivos digitales tpicos: relojes, chips pequeos de memoria, calculadoras

VLSI (muy alta escala de integracin):


Nmero de compuertas: de 10,000 a 99,999 Dispositivos digitales tpicos: microprocesadores, memorias, calculadoras avanzadas.

ULSI (ultra alta escala de integracin): Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

Nmero de compuertas: sobre 100,000 Dispositivos digitales tpicos: microprocesadores avanzados

6. Defina Factor de carga de entrada y factor de carga de salida. Fan-in: Nmero mximo de puertas lgicas que se pueden conectar a una dada sin degradar la operacin lgica de esta ltima. Fan-out: Nmero mximo de puertas lgicas que puede atacar una dada, sin degradar su operacin lgica. Ambos estn relacionados con el mantenimiento de los niveles lgicos adecuados a la entrada y a la salida. 7. Cmo se calcula el factor de carga de salida de una compuerta?

8. A que llamamos estructura TOTEM POLE en una compuerta TTL? Las compuertas se caracterizan por tener una impedancia de salida determinada. Esta impedancia se compone de una resistencia ms una capacitancia. La capacitancia se carga exponencialmente de bajo a alto segn la constante de tiempo RC, cuando el transistor de salida pasa de bajo a alto. La diferencia entre una compuerta de colector abierto y una de tipo totmico radica en el transistor Q4 y el diodo D1.

Compuerta TTL de salida tipo totmico Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

La salida es baja cuando Q2 y Q3 se encuentran en saturacin como en la compuerta de colector abierto. La ecuacin siguiente expresa el valor de la tensin en el colector de Q2: 0.7(VbeQ3) + 0.2 V(VceQ2) = VcQ2 = 0.9 V Como F = VceQ3 = 0.2 V, el transistor Q4 est en corte por: 0.6 V(VbeQ4) + 0.6 V(VD1) < 0.11 V(VcQ2 VbQ4) ya que VcQ2 = VbQ4 . Por lo tanto Q4 est en corte. El diodo se coloca para provocar una cada en el lazo y asegurar el corte de Q4 con Q3 saturado. En una transicin de estado lgico 1 en la salida por causa de cambio en la entrada a 0, los transistores Q2 y Q3 se cortan. En este caso, la salida se mantiene un instante de tiempo baja debido a que el voltaje en el condensador no puede cambiar instantneamente. En el momento que Q2 entra en corte, Q4 conduce por el voltaje conectado a su base a travs de la resistencia de 1.6 K. El transistor Q4 se satura momentneamente por la corriente exigida por el condensador, incrementndose el voltaje de acuerdo a una constante de tiempo RC. El proceso anterior es rpido por la baja resistencia equivalente entre 130 , la resistencia de saturacin del transistor y la resistencia del diodo. Por consiguiente, la transicin de un valor lgico bajo a uno alto es ms rpida. En la medida de acumulacin de carga a la salida, el voltaje de salida la corriente por el transistor Q4 disminuye, por lo que ste pasa a la regin activa. Entonces, el voltaje de salida es: F = 5 - 0.6 V(VbeQ4) - 0.6 V(VD1) = 3.6 V PARTE 1. Duracin 1 Semana. 1. Compruebe el funcionamiento de las compuertas NOT, AND, OR, NAND y NOR, de la siguiente manera: a. Monte en el protoboard el circuito de la compuerta correspondiente como se muestra en la figura No. 1. b. Realice la tabla de la verdad de la compuerta utilizada. c. Para el caso de la compuerta OR modifique el circuito de manera que se cumplan las siguientes condiciones: Si la salida es un bajo se encienda un led verde y si la salida es un alto encienda de un led rojo.

Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

Figura No. 1 2. Utilizando sus conocimientos de Suficiencia NAND disee el circuito mostrado en la Figura No. 2, luego utilizando compuertas de colector abierto 74LS01, elabore la tabla de la verdad, mntelo en el protoboard y pruebe su funcionamiento

Figura No. 2 3. Investigue la configuracin del CI 74ls14. Monte en el protoboard un circuito como en la actividad No. 1 y realice la siguiente prueba: Inserte un valor bajo (fijo) a la entrada y observe en el osciloscopio la entrada versus la salida. Realice el mismo estudio para un 74ls04. Concluya cual es la diferencia en los resultados obtenidos Monte el circuito de la Figura No. 3 y llene la Tabla de la Verdad que se observa.

Figura No. 3

PARTE 2. DURACIN 1 SEMANA. Demtica (Automatismo para el Hogar) Disee un circuito lgico combinatorio utilizando compuertas que permita representar el siguiente sistema de automatizacin para el hogar: Utilizando compuertas lgicas y sensores bsicos se desea realizar la automatizacin de una casa que controle: el encendido de las luces, active una alarma, active la calefaccin, encienda la radio y detecte botes de agua en una tubera siguiendo las siguientes condiciones:

Las luces de la casa se deben encender automticamente cuando oscurezca (utilice una fotorresistencia). Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

10

Cuando amanece debe apagar las luces y encender la radio (utilice un led azul para indicar el encendido de la radio)

220 1 LDR

RADIO 1 74LS14 2

1%

LUCES

50k

220

Se active una alarma sonora (buzzer) si: Detecta una persona en la entrada principal (led verde) y abre la puerta principal (led rojo) o la ventana (led azul). (Utilice infrarrojos)

1k 1 3 6 5 4
OFF ON

2 1 2 3 74LS08

4 6 5 74LS08

LED-GREEN

LED-RED

LED-BLUE

Si existe un bote de agua cierre la vlvula principal de tubera (simule con un rel en cierre o apertura de la vlvula y con un sw el bote o no de agua).

Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

11

VALVULA

D3
1N4007

SW1
SW -SPDT 1k

Q2
2N3904

En el caso de la calefaccin: Si es de da (luces apagadas) y hay calor encender el aire acondicionado. Si es de noche (luces encendidas) y no hay calor apagar el aire acondicionado. (Simule con un rel el encendido o apagado del aire acondicionado)

220 1 LDR

RADIO

U2:A
2 1 74LS14
1%

1k 3

1 2 74LS32 LUCES

Q1
2N3906

AIRE_ACONDICIONADO 50k

220

CALOR
SW -SPDT

Evaluacin: Disee el diagrama de bloques del Sistema Disee el circuito utilizando compuertas lgicas. Simule el circuito diseado. Elabore la tabla de verdad del diseo. Utilizando compuertas lgicas de la familia 74LS TTL monte en el protoboard el circuito y demuestre su funcionamiento.

Post laboratorio: Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

12 1. Que significa que una compuerta tenga Colector Abierto?. Muestre un diagrama. Qu son las resistencias de Pull-Up?. Estas compuertas de colector abierto o drenador abierto en una practica es como BFER-CONTROLADOR, es decir un circuito lgico diseado capaz de obtener grandes corrientes y voltajes que no se pueden obtener en un circuito lgico comn por tanto un circuito dbil excite una carga a la salida, por tanto de esta manera se pueden controlar corrientes y voltajes grandes.

Normalmente se llaman resistencias pull up a resistores que en general se conectan entre una seal lgica y el positivo y su funcin es asegurar que esa esa seal no quede en un estado flotante. En algunos tipos de dispositivos lgicos, si no se pusieran las resistencias pull up, el estado lgico 1 podra quedar con un valor de tensin intermedio entre cero y uno y confundirse su estado. Son resistores normales, solo llevan el nombre pull up por la funcin que cumplen.

2. Disee y simule un circuito lgico con su tabla de la verdad respectiva


utilizando compuertas planteamiento: de la familia TTL para el siguiente

Una luz se enciende cuando su seal de excitacin est en bajo. Esta seal esta controlada por un circuito de cuatro entradas: X1 orden de encender la luz, x2 orden de inhibir la luz (activo en bajo), X3 orden de emergencia y X4 aviso del estado de la luz de la calle (1 si es de da 0 si es de noche). La luz se debe iluminar cuando haya orden de encenderla, el estado de la luz exterior sea el apropiado y no haya inhibicin, excepto si hay emergencia, en cuyo caso la luz se debe encender independientemente de las otras seales.

Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

13

Referencias Bibliogrficas Sistemas Digitales Principios y Aplicaciones. Autor: Ronald J. Tocci Diseo Digital. Autor: Alan B. Marcovitz Diseo Digital Principios y Prcticas. Autor: John F. Wakerly

Elaborado por: Ing. Marienny Arrieche/ Ing. Esp. Juan Molina

Vous aimerez peut-être aussi