Vous êtes sur la page 1sur 11

Experimento 4 Amplificadores Operacionais.

Disciplina: EN2709 Eletrnica Aplicada.

Discentes: Fernando Henrique Gomes Zucatelli

Turma: A2/Diurno Prof Dr. Carlos Eduardo Capovilla.

Santo Andr, 27 de Maro 2012

1. OBJETIVOS
Os objetivos deste experimento so verificar o funcionamento dos amplificadores operacionais (amp. op.) em suas configuraes bsicas e verificar a influncia da realimentao.

2. PARTE EXPERIMENTAL 2.1.


Materiais e equipamentos

Fonte de Tenso Marca Minipa MPL-3303; Gerador de Sinais Tektronix AFG 3021B; Osciloscpio Digital Tektronix TDS 2022B; Resistores: 1x 1k , 1x 4,7k , 1x 6,8k , 2x 10k , 1x 22k Amplificador Operacional LM741; Matriz de contatos (Protoboard); Cabos e fios para conexo. e 1x 100k ;

2.2.

Procedimentos

A Figura 1 mostra o circuito do amplificador operacional na configurao no inversora. Neste amplificador, o ganho calculado considerando que a corrente nos ramos das entradas do amplificar zero, o que consequentemente faz com que os potenciais eltricos nos pinos 2 e 3 sejam o mesmo. Assim para Vi na entrada no inversora (+), haver uma tenso Vi na entrada inversora (-). A equao que rege o ganho desta configurao do amp. op. est descrita em (1)

Figura 1 Circuito do amplificador operacional configurao no inversora.

Rf Rf 0 Vi V V = I1 = I 2 = i 0 Vi Vi = V0 V0 = Vi 1 + R1 Rf R1 R1 Rf V + + AV exp = 0 ; AVteo = 1 + Vi R1

(1)

A Figura 2 apresenta o amp. op. na configurao inversora, para demonstrar o clculo do ganho em (2), a notao e sentido das correntes adoradas na Figura 1 foi conservada.

Figura 2 Circuito do amplificador operacional configurao inversora.

Rf Rf Vi 0 0 V0 = I1 = I 2 = Vi = V0 V0 = Vi R1 Rf R1 R1 A
Vexp

Rf V = o ; AVteo = Vi R1

(2)

A Figura 3 apresenta a configurao de somador inversor. Como os resistores R1 e R2 so iguais, cada entrada multiplicada pelo mesmo ganho. O circuito realiza a soma de V1 com V2 e a sada este resultado invertido. O ganho desta configurao dado em (3) j considerando os valores da montagem da Figura 3.
Rf V V V0 = R f 1 + 2 ; R1 = R2 = R V0 = (V1 + V2 ) ; R f = R R R1 R2 V0 = (V1 + V2 )

(3)

Figura 3 Circuito do amplificador operacional somador inversor.

A Figura 4 exibe a configurao do amp. op. em buffer. O ganho neste circuito caso particular do amp. op. no inversor para resistor de realimentao igual a 0, conforme descrito em (4).

Figura 4 Buffer no inversor.


+ AVteo = 1 +

Rf R1

=1

(4)

3. RESULTADOS E DISCUSSO
A Tabela 1 resume os dados coletados das figuras para o amplificador no inversor. O ganho terico e o experimental foram calculados conforme demonstrado em (1).
Tabela 1 Medies para o circuito no-inversor.

Figura RF Vin p Vout p Av (exp) Av (teo)

Figura 5 4700 0,26 1,49 5,73 5,7

Figura 6 6800 0,26 2,04 7,85 7,8

Figura 7 10000 0,26 2,82 10,85 11,0

Figura 8 10000 1,04 10,4 10,00 11,0

Figura 5 Amplificador no inversor entrada 0,5Vpp a 1kHz. RF=4,7k .

Figura 6 Amplificador no inversor entrada 0,5Vpp a 1kHz. RF=6,8k .

Figura 7 Amplificador no inversor entrada 0,5Vpp a 1kHz. RF=10k .

Aps realizar as medies com o somador inversor, percebeu-se que a fonte estava com apenas um quarto da tenso de pico pedida, Em consequncia disso a medio para o resistor de realimentao foi refeita, e o resultado encontra-se na Figura 8. Nesta figura possvel perceber que o ganho to alto que a sada deveria ser superior a alimentao do amplificador, o que consequentemente gera um sinal ceifado na sada no valor mximo desta tenso.

Figura 8 Amplificador no inversor entrada 2Vpp a 1kHz. RF=10k .

A Figura 9 mostra o caso do terra virtual realizando-se a medio nos pinos das entradas inversora (pino 2) e no inversora (pino 3). Para ser possvel visualizar as formas de onda, o eixo horizontal foi deslocado de uma diviso para cima.

Figura 9 Terra Virtual. Amplificador no inversor.

A Tabela 2 rene as informaes das figuras para o amplificador inversor. O ganho terico e o experimental foram calculados conforme demonstrado em (2).
Tabela 2 Medies para o circuito inversor.

Figura RF Vin p Vout p Av (exp) Av (teo)

Figura 10

Figura 11

Figura 12

4700 0,244 -1,18 -4,84 -4,7

6800 0,244 -1,68 -6,89 -6,8

10000 0,244 -2,44 -10,00 -10,0

Figura 10 Amplificador inversor entrada 0,5Vpp a 1kHz. RF=4,7k .

Figura 11 Amplificador inversor entrada 0,5Vpp a 1kHz. RF=6,8k .

Figura 12 Amplificador inversor entrada 0,5Vpp a 1kHz. RF=10k .

Figura 13 Terra Virtual. Amplificador inversor. Ambos canais aterrados, conforme esperado.

A Figura 14 apresenta as sada para o somador inversor, quando a entrada uma senoide de 1Vp e 100Hz somado com um sinal contnuo de 5V. Quando a entrada +5V a sada est negativa e quando -5V, est no lado positivo, consequncia da entrada utilizada ser a inversora.

Figura 14 Onda senoidal 1Vp 100Hz, somado com +5V(dir.) e com -5V (esq.).

Para o caso da soma ser realizada entra a senoide e uma onda quadrada gerada na sada TTL do gerador de funes com a mesma frequncia da senoide, ocorre o deslocamento da senoide de acordo com a sinal 0 ou 5V da onda quadrada, i.e., a regio positiva da senoide se torna deslocada em +5V em relao ao centro da regio negativa, adicionando-se a inverso do amplificador a imagem obtida do semi-ciclo positivo est deslocada em -5V na sada conforme indica a Figura 15.

Figura 15 Onda senoidal somada com onda quadrada de mesma frequncia.

A Figura 16 (esq.) mostra a tenso de 5Vp ajustada para o terminal aberto de Ri, e a Figura 16 (dir.) mostra quando a carga conectada. Percebe-se que a tenso da na sada da fonte cai para o mesmo valor visto pela carga. Na Figura 17 possvel visualizar a sada do buffer em aberto. A tenso no pino 3 (entrada no inversora = sada da fonte) e no pino 6, conectado com o pino 2 so iguais, tal como o esperado pelo efeito de terra virtual. Na Figura 18 a carga foi conectada ao buffer. Onde se nota que a tenso sobre a carga exatamente a mesma da sada da fonte, cujo valor praticamente todo aquele anteriormente ajustado.

Figura 16 Gerador 5Vp a 1kHz no terminal aberto de Ri (esq.) e com a carga (Canal 2) conectada (dir.)

Figura 17 Canal 1 Sada da fonte. Canal 2 Vo do Buffer em aberto.

Figura 18 Carga conectada a fonte por meio do buffer.

Os amplificadores foram simulados no software Multisim, cujos resultados encontram-se entre a Figura 19 e a Figura 22. Todos os resultados conferem com os obtidos experimentalmente com os componentes reais.

XSC1
Ext Trig + _ A + _ + B _

7 3

V2 12 V
6

V1 1 Vpk 1kHz 0

R1 1k

LM741
2

V3 12 V R3 10k

Figura 19 Simulao Multisim amplificador no inversor.


XSC1
Ext Trig + _ A + _ + B _

7 3

V2 12 V
6

V1 1 Vpk 1kHz 0

R1 1k

LM741
2

V3 12 V R3 10k

Figura 20 Simulao Multisim amplificador inversor.


XSC1
Ext T rig + _ A + _ + B _

7 3

V2 12 V
6

R1
2

LM741

V1 1 Vpk 1kHz 0

10k
4

V3 12 V R3 10k

R2 10k V4 5V

Figura 21 Simulao Multisim amplificador somador inversor.


XSC1
Ext T rig + _ A + _ + B _

R1 100k V1 1 Vpk 1kHz 0

V2 12 V
6

LM741
2

V3 12 V

R2 1k

Figura 22 Simulao Multisim amplificador buffer Canal A (Vermelho): sada da fonte. Canal B (Azul): sada do buffer com carga acoplada.

10

4. CONCLUSO
Conclui-se que o amplificador operacional possui ganho de malha fechada proporcional a relao entre os resistores RF e R1, porm caso o sinal resultante da multiplicao da entrada por este ganho seja maior que alimentao a sada ser saturada no valor mximo. A configurao somadora permite manipular deslocar sinais somando um nvel CC, ou realizar outras operaes aritmticas lineares quando combinada com ganhos diferentes de 1 para cada sinal na entrada. A configurao de somador permite realizar combinaes lineares das funes colocadas nas entradas, i.e, uma constante que multiplica (o ganho determinado pelo resistor na entrada) e a soma entre as funes ponderadas. O buffer isola a entrada da sada permitindo o casamento de impedncias em circuitos, assim possvel associar baixas impedncias a circuitos de alta impedncia sem comprometer a diviso de tenso entre cada um.

Vous aimerez peut-être aussi