Vous êtes sur la page 1sur 33

ELECTRNICA DIGTAL

Haga clic para modificar el estilo de subttulo del patrn

8/19/12

Qu Es?
Ciencia que estudia las seales elctricas discretas, cuyos estados se identifican como Estado Alto (High) y Estado Bajo (Low)

8/19/12

Lgica Positiva

En esta notacin es el 1 lgico le corresponde el nivel ms alto de tensin (positivo, por as decirlo) y, al 0 lgico el nivel ms bajo (negativo si seguimos la lgica)

8/19/12

Lgica Negativa

En este caso ocurre todo lo contrario, es decir, el estado ms alto es el 0 lgico y el ms bajo el 1 lgico

8/19/12

Compuertas Lgicas

DATOS Son dispositivos que operan con los DE estados lgicos antes mencionados. ENTRAD Cada compuerta se representa con un A smbolo y su Operacin le corresponde COMPUE una Tabla de Verdad
RTA LGICA

8/19/12

DATOS DE SALIDA

Compuerta NOT

Se trata de un inversor, es decir, invierte el dato de entrada. Por ejemplo, si la entrada es un estado alto (1), en la salida obtendremos un estado bajo (0).

8/19/12

Compuerta AND

Esta compuerta tiene 2 entradas como mnimo y su operacin lgica es un producto entre ambas, no es un producto aritmtico.

Nota: La salida ser alta si ambas entradas estn a nivel alto

8/19/12

Compuerta OR

Semejante a la anterior, posee como mnimo 2 entradas y la operacin lgica es una suma entre todas Nota: Basta que una entrada sea un 1 para que la salida tambin lo sea.

8/19/12

Compuerta OR-EX XOR


En este caso con dos entradas (puede tener ms) y su operacin lgica es una suma de dos productos, a por b invertida y a invertida por b.

Nota: Su salida sea 1, si una y solo una entrada es 1


8/19/12

Compuerta NAND
Responde a la inversin del producto lgico de sus entradas, en su representacin simblica se reemplaza la compuerta NOT por un circulo a la salida de la compuerta

8/19/12

Compuerta NOR

8/19/12

El resultado que se obtiene a la salida de esta compuerta es la inversin de la operacin lgica de una compuerta OR, cuya representacin

Compuerta NOR-EX

Simplemente es la inversin de la compuerta OR-EX, los resultados se pueden apreciar en la siguiente figura

8/19/12

ANLISIS DE CIRCUITOS COMBINACIONALES LGICOS

Cuando dos circuitos bsicos interactan, se habla de un circuito combinacional. Por lo tanto, cuando se analiza, el punto

8/19/12

8/19/12

Partiendo de un circuito combinacional lgico que este constituido de 2 3 circuitos lgicos, la observacin ser fcil. Sin embargo, si este consta de un nmero ms grande de circuitos, se determinara de la siguiente form:

DETERMINACIN DE LA TABLA DE VERDAD COMPLETA

8/19/12

El punto de inicio de la taba de verdad es la determinacin de todas las posibles combinaciones de valores de las variables de entrada. Se pueden obtener de la siguiente forma:

2 variables 22 = 4 combinaciones diferentes 3 variables 23 = 8 combinaciones diferentes


8/19/12

variables

24

16

1er. Paso: En el esquema del circuito, las salidas de cada elemento combinacional individual estn marcadas como salidas intermedias Z1 .. Zn 2do. Paso: En la tabla de verdad, todas las combinaciones posibles de valores de las variables de entrada son introducidas de acuerdo al bien conocido diagrama de ordenacin. 3er. Paso: Todos los valores de las funciones intermedias son 8/19/12

EJEMPLO.

8/19/12

TABLA DE VERDAD

8/19/12

DETERMINACIN DE LA ECUACIN FUNCIONAL

Cuando un circuito combinacional, cuenta con pocos elementos lgicos, se puede escribir directamente a ecuacin. Al tener ms elementos, se puede obtener la ecuacin a travs de las funciones intermedias.

8/19/12

1er. Paso: Las salidas de cada compuerta se denominan en salidas intermedia Z1 .. Zn . Lo mejor es empezar en la cercana de las entradas identificadas alfabticamente. 2do. Paso: Para todas las funciones Z1 .. Zn estn realizadas las ecuaciones funcionales asociadas. 3er. Paso: Las funciones intermedias individuales son reemplazadas paso a 8/19/12 paso por medio de ecuaciones

EJEMPLO.

8/19/12

1er. Paso: Se marcan las salidas intermedias Z1 .. Z6 2do. Paso: Se realiza las ecuaciones para las funciones intermedias Z1 .. Z6 Z1 =A Z3=B Z4= Z1B Z5=Z2Z3A Z2=C Z5= AB

8/19/12

3er. Paso: Se reemplaza las funciones intermedias

Para cada circuito se puede determinar su diagrama seal/tiempo correspondiente. Tambin aqu es necesario proceder de una manera sistemtica como en las operaciones anteriores:

DETERMINACIN DEL DIAGRAMA SEAL/TIEMPO

8/19/12

1er. Paso: Se realiza la tabla de verdad para el circuito. (como se menciono anteriormente). 2do. Paso: Transferir las combinaciones de valores de variables de entrada al diagrama seal/tiempo, es decir, todas las filas de la tabla, como una secuencia de seales. 3er. Paso: Se ingresa la secuencia de las variables de salida X en el 8/19/12 diagrama seal/tiempo

EJEMPLO.

8/19/12

1er. Paso: se realiza la tabla de verdad completa.

8/19/12

2do. Y 3er. Paso: se transfiere todas las filas al

8/19/12

CONVERSIN DE LAS OPERACIONES BASICAS POR OPERACIONES NAND Y NOR

Las operaciones bsicas (AND, OR y NOT) pueden ser adecuadamente reemplazadas por las compuertas universales NAND y NOR. Cualquier circuito puede convertirse fcilmente de manera visual

8/19/12

MTODO GRFICO

8/19/12

MTODO GRFICO

8/19/12

EJEMPLO

8/19/12

SOLUCIN

8/19/12

Vous aimerez peut-être aussi