Vous êtes sur la page 1sur 12

* El ciclo de ejecucin de instrucciones como su

nombre lo dice consiste en la ejecucin de


todas las ordenes o funciones que recibe el
CPU de parte de un programa las cuales son
instrucciones basadas a lo que el programa
quiere que se desarrolle y que el usuario
necesita.

*CICLOS DE

EJECUCION

*As mismo la realizacin de esto se lleva a cabo

mediante dos fases las cuales son: fase de bsqueda


y fase de ejecucin. En la fase de bsqueda se lleva
a cabo la transferencia del contenido del programa
al registro de direcciones, de ah se pasa al registro
de memoria, para transferir el dato ledo al registro
de instruccin, el siguiente paso es incrementar el
valor del programa para continuar con la siguiente
instruccin todo ello con la finalidad que se realice
todas las instrucciones tal y como se muestra en el
siguiente esquema.

*Esto es lo que esquemticamente realiza el

CPU con los datos del programa para realizar


las ejecuciones de el contenido del mismo
todo con la finalidad que al usuario se le sea
ms fcil el desarrollo de su trabajo, a
continuacin se muestra un ejemplo de
cmo se realiza la fase de bsqueda.

*La siguiente fase es la de ejecucin que es en la

que se realiza el conjunto de operaciones


elementales de la ejecucin en curso, as tambin
la instruccin es cambiada a su lenguaje a mquina
correspondiente, despus se inicia la transferencia
del campo de la instruccin en curso al registro,
esto es similar a lo que se realiza en la fase de
bsqueda solo que en esta fase se busca la
informacin en la memoria el operando de la
instruccin, para despus iniciar un ciclo en el cual
se lee la memoria y el operando almacenado en la
direccin con la que cuenta, as mismo se
transfiere el dato ledo al registro intermedio del
operador, para despus realizar la suma de los
operadores y almacenar el resultado.

*Tambin puede darse el caso de algunas

interrupciones de la ejecucin de las instrucciones,


por lo que existen varios tipos de interrupciones, la
primera es la de programa o de verificacin que es
en la que se ocasiona una condicin encaminada por
una instruccin. La siguiente es la de reloj, que son
producidas por un reloj en el procesador que realiza
las funciones con cierta regularidad. La de entrada y
salida se genera mediante un dispositivo de entrada
y salida el cual ocasiona que una instruccin se
finalice. Por fallo de hardware que es causada por
dao en el equipo o por cortes de energa.

* Al realizarse las interrupciones el procesador

realiza instrucciones pero a la vez una


operacin de entrada y salida est en proceso,
al realizarse varias interrupciones se producen
varias alteraciones en el sistema que al
terminarse vuelve o continua la ejecucin de
instrucciones.

* Ciclo de captacin: Durante el ciclo de

captacin o bsqueda, una instruccin se lee de


memoria, el PC contiene la direccin de la
siguiente instruccin a captar, esta direccin se
mueve al MAR y puesta en el bus de direcciones,
la unidad de control pide leer la memoria, y el
resultado se pone en el bus de datos y copiado
en el MBR para despus ser movido al IR,
mientras tanto, el PC se incrementa en 1,
preparacin para la siguiente captacin

*CICLO DE

CAPACITACION

Vous aimerez peut-être aussi