Vous êtes sur la page 1sur 11

CONVERTIDORES

ANALOGICO A DIGITAL

Raymundo Hernndez
Tiene una sola terminal de entrada, el numero de
terminales de salida varia, hay una terminal por cada bit
de salida, los convertidores mas precisos tienen mas
bits de salida, el numero usual es de 6 a 14, el rango del
voltaje de entrada es usualmente de 0 a 10V o menos,
algunos diseos aceptan voltajes de entrada negativos.
Los convertidores A/D utilizan comparadores.
Un amp op es un amplificador diferencial.
Si e1 es mayor que e2, la salida es saturada
positivamente HI (1)
Si e1 es menor que e2, la salida es LO (0)
Convertidor de rampa sencilla y contador:
Mientras Vin es mayor que VR, la salida del comparador
es HI (1), si la compuerta AND esta habilitada, los pulsos
del reloj pasan y son contados por el contador binario.
Cuando el comparador llega a LO (0), la compuerta AND
es bloqueada y la cuenta para, as la cuenta es la salida
binaria que representa el voltaje Vin.
Si el numero de bits de salida es 8, la mxima
cuenta es (2^8)-1 = 255. Si la frecuencia del reloj
es 50 000 Hz, el tiempo requerido para contar
desde 0 hasta que todos los bits son 1 es: 255
cuentas/50 000 cuentas/seg = 0.0051 seg o bien
5.1 mseg por lectura.
Es lento pero barato.
En el convertidor de doble rampa, la clave es el
Integrador, que genera una rampa hacia arriba
cuando se aplica un votaje positivo Vin y un
rampa hacia abajo cuando se aplica -Vref
Para un convertidor de 8 bits: el pulso de inicio limpia el
contador y pone VR en cero, el voltaje de rampa
aumenta (tiempo fijo), hasta que la cuenta es 01111111 y
la inclinacin es proporcional a Vin, en la siguiente fase
se conecta Vref, la rampa baja y continua la cuenta que
sera proporcional a Vin.
Convertidor de rampa sencilla y contador con
retroalimentacin de convertidor digital a
analgico.
Similar pero con rampa en pasos.
Convertidor por aproximaciones sucesivas.
El ciclo de conversin consiste de una serie de pasos
cada uno de los cuales requiere un pulso de reloj. En el
primer pulso del ciclo, el circuito lgico pone el registro a
la mitad de la mxima cuenta digital. Respectivamente,
la salida del convertidor D/A va a la mitad de su mximo
valor, el cual es la mitad del rango del voltaje de entrada
Vin.
El comparador entonces le dice al circuito lgico
si la cuenta es muy alta (salida del comparador
en LOW) o no suficientemente alta ( salida del
comparador permanece en HI). Basado en esta
informacin, el circuito lgico rearma el registro a
un cuarto o tres cuartos de la escala completa.
Denuevo, el comparador manda el mensaje si la
cuenta esta arriba o abajo. Cada valor de
acercamiento sucesivo el registro esta a un
medio entre los dos limites de Vin establecidos
por los acercamientos previos. En muy pocos
pulsos de reloj, la salida del registro llega a un bit
de salida de la representacin digital correcta de
Vin.
Convertidores A/D paralelos.
Es posible hacer todas las comparaciones necesarias al
mismo tiempo. La desventaja es el gran numero de
comparadores necesario asi como las resistencias de
presicin. Para el ejemplo con salida de 3 bits se
requieren 7 comparadores.

Vous aimerez peut-être aussi