Vous êtes sur la page 1sur 13

Microcontroladores

MSP430F2481
FABRICANTE DEL DISPOSITIVO
ULTRA-LOW MSP430
DESCRIPCION GENERAL
La familia de microprocesadores de potencia ultra-baja MSP430 de Texas Instruments consta de varios
dispositivos que incluyen diferentes conjuntos de perifricos orientados a diversas aplicaciones.
El dispositivo cuenta con una potente CPU RISC de 16 bits, registros de 16 bits y generadores constantes que
contribuyen al mximo rendimiento del cdigo. El oscilador digital controlado calibrado (DCO) permite el
despertar de los modos de baja potencia al modo activo en menos de 1 s.

Las series MSP430F23x, MSP430F24x (1) y MSP430F2410 son configuraciones de microcontroladores con:
Dos temporizadores incorporados de 16 bits
Un convertidor A / D rpido de 12 bits (no MSP430F24x1)
Un comparador
Cuatro (dos en MSP430F23x) Mdulos de interfaz de comunicacin serial universal (USCI)
Y hasta 48 pines de E / S.
Los miembros de la familia incluyen:
- MSP430F233
- Memoria Flash de 8KB + 256B,
- 1KB de RAM

- MSP430F235
- Memoria Flash 16KB + 256B
- RAM de 2KB

-MSP430F247, MSP430F2471 (1)


- Memoria Flash de 32KB + 256B
- RAM de 4KB

*MSP430F248, MSP430F2481
- Memoria Flash 48KB + 256B
- RAM de 4KB
- MSP430F249, MSP430F2491
- Memoria Flash de 60KB + 256B
- RAM de 2KB

- MSP430F2410
- Memoria Flash de 56KB + 256B
- RAM de 4KB

Disponible en paquetes QFP 64-pin QFP y 64-pin (consulte Opciones disponibles)

Para las descripciones de los mdulos completos, consulte

Gua del usuario de la familia MSP430x2xx (SLAU144)


Diseo del dispositivo:MSP430F24x,MSP430F2410
La CPU MSP430 tiene una arquitectura RISC de 16 bits que es muy transparente para la aplicacin.

La CPU est integrada con 16 registros que proporcionan tiempo de ejecucin de instruccin reducido. El
registrador tiempo de ejecucin de la operacin es un ciclo reloj de la CPU.

Cuatro de los registros, R0 a R3, estn dedicados como:


1. Contador de programa.
2. Apuntador de pila.
3. Registro de estado.
4. Constante.

El restante los registros son registros de uso general.


Los perifricos estn conectados a la CPU usando datos, direccin y bus de control, y se pueden manejar con
todas las instrucciones.

El conjunto de instrucciones consta de 51 instrucciones con tres formatos y siete modos de direccin.
Cada instruccin puede operar en datos de palabra y byte.
Diagrama funcional de bloques
MSP430F23x MSP430F24x(1)MSP430F2410
(MSP430F248, MSP430F2481) COMPARACION DE DISPOSITIVOS PIC16F87X

Vous aimerez peut-être aussi