Chapitre 8
Technologie externe
Caractéristiques générales des Cis, notion de gabarit, caractéristiques
électriques dynamiques, packaging - Data Book - Mode d’emploi
Auteurs :
Yannick Hervé - MCF HDR Université Louis Pasteur
Wilfried Uhring - MCF Université Louis Pasteur
Jihad Zallat – MCF Université Louis Pasteur
• Technologie interne :
Correspond à la constitution interne des
circuits intégrés. (MOS, Bipolaires,
Architecture …)
•Détermine très fortement les
caractéristiques externes
Fréquence
Exemple :
TTL Shottky faible consommation : 2,2 mW
HCMOS 2,75 µW en statique et 170 µW à 100 kHz
mW ECL
100
TTL
HCMOS
1 CMOS
MHz
0,1 1 10
Les CIs sont fabriqués par série de plusieurs millions par référence.
Il est hors de question de fournir une feuille de données par CI.
Exemple : Dire qu’un CI à une tension max de 7,5 volt veux dire
que le circuit le moins performant de la série sera détruit
au-dessus de 7,5V. Un autre peut ne pas être détruit à 8V.
Strictement
? impossible
VI
? ?
Cas fréquent
VO VI
VI = VO+VB
+
VB représente toutes
VO VB VI les tensions «d’influences»
VIH
VIH min
Région indéterminée
>=1
5V 5V 5V
1 VIH 4,4 V VOH VIH
3,5 V
2V
Entrée
1,5V
VIL 0,8V
0 0,33 V VIL
VOL
0V 0V 0V
3,3 V 3,3 V 5V
1 VIH VOH
2,4 V VOH
2V
2,4 V
Sortie
0,8 V
VIL 0,4 V
0 VOL 0,4 V VOL
0V 0V 0V
Entrée Sortie
TTL
CMOS
SH E H et S L E L
90% 90%
De 10% à 90%
10% 10% du niveau haut
établi
tr tf
Tw
Tmin
L’entrée d’une porte CMOS est capacitive, la sortie à une impédance de sortie
CMOS
+5V La capacité augmente avec le nombre de portes
En parallèle
Haut
Bas
L’entrée d’une porte TTL est plutôt résistive, la sortie à une impédance de sortie
+5V
TTL +5V
H
H Haut
& L &
Bas
&
+5V &
H
H &
Haut VOH
Simplification
x fermé si x=1 r 2 fois moins d’inters
x fermé si x=0 x Fonction. asymétrique
0 < VS < V’
x x
Vcc
Interfaçage
Charge importante S = x.y
Fonction câblée !! s’appelle
x S y OU-CABLE
OU-Fantôme
Fonctions
– Interconnections
– Support Physique
– Protection de l’environnement
– Dissipation de la chaleur
Contraintes
– Performances
– Taille
– Poids
– « Testabilité »
– Fiabilité
– Prix
10/05/2018 04:29 Yannick Herve, Wilfried Uhring, Jihad Zallat 35
Brochage boîtier DIP (travaux
pratiques)
Le plus répandu
Plastique
Cerdip
FM : Flange Mount
Applications :
Circuits intégrés de petite densité (AOP, petit
ASIC, CAN, CNA, régulateur, …).
Généralement vu en « single side »
Avantages :
Permet d’aérer la densité de connexion par
rapport au SOP, SOIC
Inconvénients :
Surface boîtier importante pour une grand
nombre de connexion
Perçage
Montage en surface
Petite empreinte
Gros trous
DIP
SOIC