Vous êtes sur la page 1sur 2

Université Badji Mokhtar; ANNABA

Département d'électronique
Master Réseaux et Télécommunications Prof : YAHI. A

TD N° 2 / DSP et FPGA
Exercice 1:

1/- Effectuez les sommes binaires suivantes (vérifiez si il y a dépassement de


capacité ou non et vérifiez le résultat en décimal) :
Format : nombres signés sur 8 bits
Convention: complément à 2

a- 0000 1000 – 0000 0011


b- 0000 1100 – 1111 0111
c- 1110 0111 – 0001 0011
d- 1000 0001 – 0000 0101

2/- Effectuez les sommes suivantes en binaire (vérifiez le dépassement de capacité


et vérifiez le résultat en décimal) :

Format : nombres signés sur 8 bits


Convention: complément à 2

a- (33 + 15)
b- (56 – 27)
c- (-46 + 25)
d- (-110 – 84)

Exercice 2:

1- Convertir les nombres suivants en binaire, virgule fixe:


Représentation sur 8 bits
5 chiffres après la virgule

+ 1,625
+ 3,96875
- 3,96875
+ 2,134

2- Convertir les nombres binaire, virgule fixe suivants en décimal:


010,01010
101,11011
Université Badji Mokhtar; ANNABA
Département d'électronique
Master Réseaux et Télécommunications Prof : YAHI. A

Exercice 3:

Soit X = 10,5 et Y = 3,5.

 Convertir ces nombres en binaire: format simple précision.


 Calculer en binaire X+Y, -X+Y, X-Y, -X-Y.
 Vérifier vos résultats en les convertissant dans le système décimal.

Vous aimerez peut-être aussi