Vous êtes sur la page 1sur 1

Travaux Pratiques Circuits Logiques

TP 1 Circuits Combinatoires
Multiplexeur/Démultiplexeur
a) Rappeler la table de vérité d’un multiplexeur 2-1, et son équation logique
b) Donner un schéma de réalisation en utilisant les portes Not, And et Or, faire le câblage,
et vérifier le fonctionnement
c) Refaire la question b) en utilisant des portes NAND
d) Refaire la question b) en utilisant des portes NOR
e) Réaliser une porte XOR à l’aide d’un multiplexeur élémentaire, faire le câblage, et
vérifier le résultat
f) Donner la table de vérité et l'équation d'un multiplexeur à 4 entrées d'informations. Faire
le câblage
h) Dessiner un schéma de réalisation avec des portes NAND à 3 entrées et à 4 entrées.
i) Réaliser une porte XOR à l’aide du Mux 4-1,
j) Réaliser la fonction f(e2,e1,e0)=∑m(3,5,6) à l’aide d’un mux 4-1
k) Rappeler la table de vérité d’un Démultiplexeur 1-2, donner l’équation, faire le câblage
en utilisant des portes AND, OR, et NOT
l) Refaire le câblage à l’aide Des portes Nand
m) Refaire le câblage à l’aide Des portes Nor
n) Donner la table de vérité d'un démultiplexeur 1-4 dans le cas où les sorties non actives
sont à 0, Déduire l'équation de ce démultiplexeur. Faire le câblage et la vérification
p) Réaliser une porte xor à l’aide du démultiplexeur 1-4,
q) Réaliser la fonction f(e2,e1,e0)=∑m(3,5,6) à l’aide d’un démultiplexeur 1-4
r) Réaliser un démultiplexeur 1-4 en utilisant des démultiplexeurs 1-2

Décodeurs/Codeurs
a) Dresser la table de vérité d'un décodeur 2-4, en donner les équations, et Faire le câblage à
l'aide de portes AND, OR et INV, vérifier le fonctionnement

b) Réaliser la fonction f(e2,e1,e0)=∑m(3,5,6) à l’aide d’un décodeur 2-4


c) Soit à réaliser un codeur de priorité à 4 entrées (un 0 sur l'entrée MSB possède la Priorité
la plus grande). Dresser la table de vérité, Ecrire les équations logiques des sorties, et faire
le câblage du circuit correspondant en utilisant le portes AND, OR et INV, vérifier le
fonctionnement.
d) Refaire la question c) en limitant le nombre de sorties du codeur à 2.
e) Faire le câblage d'un générateur de parité à 4 entrées de données et 2 sorties de parité paire
et impaire.

ENP/Dépt d’Eléctronique TP1–CL Taghi Page 1

Vous aimerez peut-être aussi