Vous êtes sur la page 1sur 2

SIN TP de Révisions S1

Révisions

1. COMBINATOIRE
combi
A X1
B X2
C

A B C X1 X2
0 0 0 0 0
0 0 1 1 1
0 1 0 0 1
0 1 1 1 1
1 0 0 1 0
1 0 1 1 0
1 1 0 0 0
1 1 1 0 1

Q1)Créez un projet quartus "revisions" ainsi qu'un fichier schématique principal du même nom.
Q2)Créez un fichier vhdl "combi" décrivant la table de vérité et le boîtier ci-dessus.
Q3)Créez un symbole associé à ce fichier, placez-le sur le schéma "revisions", compilez et affectez les
broches comme suit :
A → SW2 B → SW1 C → SW0 X1 → LEDG1 X2 → LEDG0
Q4)Testez votre projet sur la platine.

IUT de Toulon GEII, 1°année 1/2


SIN TP de Révisions S1

2. SÉQUENTIEL
On considère la fonction séquentielle synchrone décrite pat le boîtier et le chronogramme suivants :
DIVF
>Hl SO

THl

Hl

TSO
SO

Hl Signal d'horloge
SO Signal de sortie, de période 9 fois plus grande que la période de l'horloge, avec un
rapport cyclique de 4/9.

Q1)En vous inspirant de la fonction "diviseur de fréquence du chronomètre", créez le fichier vhdl
'DIVF', l'entité correspondant au boîtier ainsi que l'architecture comportant un process
permettant d'obtenir le fonctionnement représenté sur le chronogramme.

Q2)Créez un symbole associé à ce fichier, placez-le sur le schéma "revisions", compilez et affectez les
broches comme suit :
H →KEY0 SO → LEDG0
Q3)Créez un fichier de simulation afin de valider le fonctionnement.
Q4)Testez votre projet sur la platine.

IUT de Toulon GEII, 1°année 2/2

Vous aimerez peut-être aussi