Vous êtes sur la page 1sur 10

Larbi Tebessi University-Tebessa

FACULTE DE TECHNOLOGIE DE
PARTEMENT DE GENIE ELECTRIQUE

Group: Télécommunication.
Tp: Logique combinatoire et
séquenctielle.

TPN°2:Multiplexeur.

Flaboré par:
Mayouf Douha.
Toualbia Maroua.
Fncadré par:
Mohamed Amine moussa.
i. Introduction:
multiplexeur (abréviation : MUX) est un circuit permettant de concentrer
sur une même voie de transmission différents types de liaisons
(informatique, télécopie, téléphonie, télétex) en sélectionnant une entrée
parmi N. Il possédera donc une sortie et N entrées, ainsi qu'une entrée de
commande de log2 N bits permettant de choisir quelle entrée sera
sélectionnée.
Il sert d'accès aux réseaux de transmission de données numériques ou
analogiques o[1], cependant grâce à la convergence numérique la plupart
des signaux peuvent être convertis sous forme numérique ce qui simplifie
les transmissions (par exemple les lignes téléphoniques peuvent être
utilisées non seulement pour transmettre la parole, mais aussi des données
informatiques ou la télévisien

ii. Définition:
_Un multiplexeur posséd plusieur entrées et une seule sortie.

_Il agit comme un sélecteur de données en orientant vers sa sortie la donnée présente
sur l'une de ses entrées.

_la sélection de l'entrée se fait alors à l'aide de n lignes d'adressage ou ligne de


sélection.

_Habituellement, on a 2^n entrées et n bits de sélection, et une seule sortie sur un


multiplexeur.

iii. L'objictife de tp:


Caractériser la technique de multiplexage par répartition de
fréquence FDM.

Caractériser la technique de multiplexage par répartition de temps


TDM.

Associer la capacité d'un canal de communication au choix d'une


technique de multiplexage.

Reconnaître le rôle du Codec dans un système de multiplexage


TDM.

Identifier le.s différents niveaux de la hiérarchie FDM et TDM en


téléphonie.
Comprendre le principe de fonctionnement et le montage de multiplexeurs.

Partie Théorique
1) La Multiplexeur:
Le schema logique d'un multiplexeur:

Table de verité:

Le fonctionnement de cette fonction multiplexeur peut être résumé dans la table


suivante :

entrée
entrée
de
d'information
sélection Sortie

b a e1 e2 e3 e4

0 0 0 x x x 0

0 0 1 x x x 1

0 1 x 0 x x 0

0 1 x 1 x x 1

1 0 x x 0 x 0

1 0 x x 1 x 1

1 1 x x x 0 0
1 1 x x x 1 1

L'équation qui donne la sortie en fonction des entrées se déduit directement du tableau
puisque la sortie est égale à e1 si a.b, à e2 si a.b, à e3 si a.b et à e4 si a.b soit :
sortie = e1.a.b + e2.a.b + e3.a.b + e4.a.b
d'où le schéma :

Cette fonction existe sous forme intégrée. Ainsi en technologie TTL, on trouve :

Description Référence

16 vers 1 74150

8 vers 1 74LS151

75LS153
double 4 vers 1
74153

Le circuit 74151 par exemple est un multiplexeur 8 vers 1. Il possède donc 8 entrées
d'information : I1, I2, I3, I4, I5, I6, I7, trois entrées de sélection : S2, S1, S0. La sortie
Z est disponible soit sous sa forme normale soit complémentée Z. Il possède, en outre,
une entrée supplémentaire E. Elle sert à autoriser le fonctionnement du circuit, elle est
dite active au niveau bas car pour que le circuit fonctionne normalement il faut que
cette entrée soit placer au niveau logique "0". Dans le cas contraire, la sortie Z ne
dépend plus des entrées. Les broches de ce circuit intégré, ainsi que la table de vérité
de ce circuit est donné ci-dessous.
2) Préparation:
❖ Datasheets:
Le datasheets des circuits integrés: 7400,7402,7404,74151.

1. Le datasheet de circuit 7402:

7402 IC is a device containing four independent gates each of which performs the
logic NOR function. 7402 package options include: plastic small outline, ceramic chip
carriers, flat packages, plastic and ceramic DIPs. The SN7402, SN74LS02 and
SN74S02 are characterized for operation from 0°C to 70°C.

7402 connection diagram and function table

Table de verité:
2. Le datasheet de circuit 7404:
Ce circuit est composé de six portes logique indépendantes inversuses NON.

Table de vérité:

Entrie Sortie

A B

0 1

1 0
3. Le datasheet de circuit 7400:

7400 Il est une importante famille de circuits intégrés en technologie TTL.

IC 7400 is fourteen pin Logic Gate IC. The IC 7400 consist of four NAND Gates.
The NAND Gate is also called Universal Gate. The NAND gate has a total of
three terminals, two inputs terminals, and one output terminal. All NAND
Gates are independent. IC 7400 is also called Quad 2-input NAND Gate IC.
Table de vérité:

Entrée Sortie

A B Y

0 0 1

0 1 1

1 0 1

1 1 0

4. La datasheet de circuit 74151:


Circuit Intégré TTL 74151 Multiplexeur/ Sélecteur De
Données 8 Vers 1

Table de vérité:

E S2 S1 S0 I0 I1 I2 I3 I4 I5 I6 I7 Z Z
H X X X X X X X X X X X H L
L L L L L X X X X X X X H L
L L L H H X X X X X X X L H
L L L L X L X X X X X X H L
L L L H X H X X X X X X L H
L L H L X X L X X X X X H L
L L H H X X H X X X X X L H
L L H L X X X L X X X X H L
L L H H X X X H X X X X L H
L H L L X X X X L X X X H L
L H L H X X X X H X X X L H
L H L L X X X X X L X X H L
L H L H X X X X X H X X L H
L H H L X X X X X X L X H L
L H H H X X X X X X H X L H
L H H L X X X X X X X L H L
L H H H X X X X X X X H L H

Partie experimental:
Materiele:
Pupitre de logique numérique, Circuits intégrés 7400, 7402, 7404 et 74151.

✓ Manipulation:
Partie 1:

Montage d'un multiptexeur 2vers1:

• Logigrame:

• Table de véritie:
Swith© Swith(B) Swith(A) F3
0 0 0 0
0 0 1 0
0 1 0 1
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 0
1 1 1 1

Partie 2:

Puisque D, C, B et A peuvent avoir jusqu'a 16 combinaisons possibles alors que le 74151

possède 8 combinaisons seulement, D sera utilisée comme entrée de commande.

Connecter D, C, B et A aux commutateurs SW0, SW1, SW2 et SW3 où D est le bit le plus

significatif et A est le moins significatif, le bit STROBE à SW7 et la sortie Y à L0.


Table de vérité:

D C B A Y
X X X X
0 0 0 0 1
0 0 0 1 0
0 0 1 0 1
0 0 1 1 0
0 1 0 0 1
0 1 0 1 1
0 1 1 0 0
0 1 1 1 1
1 0 0 0 1
1 0 0 1 0
1 0 1 0 1
1 0 1 1 1
1 1 0 0 0
1 1 0 1 0
1 1 1 0 1
1 1 1 1 0

Vous aimerez peut-être aussi