Académique Documents
Professionnel Documents
Culture Documents
Donnez la succession des états du compteur suivant, celui-ci étant supposé à (000)2 au départ.
II ). Exercice 2 :
Donnez la succession des états du compteur suivant, celui-ci étant supposé à (000)2 au départ.
III ). Exercice 3 :
On considère un compteur asynchrone comptant suivant le code binaire pur, dont le schéma est
donné ci-dessous :
ExCompteurs 1 JFA05
Un circuit de décodage commande une autre bascule afin de mettre en évidence les états
transitoires existants dans ce type de compteur. Toutes les bascules étant initialisées à 0, quel
sera l’état de chaque bascule après chacune des 16 impulsions d’horloge ?
IV ). Exercice 4 :
o Modulo 5,
o Modulo 6,
o Modulo 10,
o Modulo 12.
V ). Exercice 5 :
7408
VCC VCC VCC VCC
4
3 S 5 3 S 5 3 S 5 3 S 5
1J 1J 1J 1J
1 1 1 1
H C1 C1 C1 C1
2 6 2 6 2 6 2 6
1K R 1K R 1K R 1K R
15
15
15
15
VCC VCC
ExCompteurs 2 JFA05
VI ). Exercice 6 :
&
QA QB QC QD
VCC VCC
14 12 14 12 14 12 14 12
J Q J Q J Q J Q
1 1 1 1
Ck CLK CLK CLK CLK
3 13 3 13 3 13 3 13
K Q VCC K Q K Q VCC K Q
ExCompteurs 3 JFA05
C). Exercice 10 :
I ). Donnez le diagramme des états des compteurs suivants :
74161 : Compteur - Décompteur binaire synchrone avec load synchrone et clear asynchrone,
74163 : Compteur - Décompteur binaire synchrone avec load synchrone et clear synchrone,
74169 : Compteur - Décompteur binaire synchrone avec load synchrone et sans clear.
1°).Schéma N°1 :
ExCompteurs 4 JFA05
2°).Schéma N°2 :
ExCompteurs 5 JFA05
3°).Schéma N°3 :
ExCompteurs 6 JFA05
II ). Faire la synthèse d’un Compteur – Décompteur synchrone modulo 3 tel que :
ExCompteurs 7 JFA05
D). Exercice 2 : Compteur programmable :
On considère un compteur 4 bits synchrone. Il dispose de deux commandes synchrones d’autorisation de
comptage et de remise à zéro qui agissent selon la table suivante :
CE CLR/ Fonctionnement :
1 1 Comptage
0 1 Mémoire
X 0 Mise à 0 à l’impulsion
d’horloge suivante
Le compteur étant initialisé à 0, quelle est la séquence effectuée en effectuant les rebouclages suivants ?
On vérifiera les états qui ne sont pas dans le cycle.
ExCompteurs 8 JFA05
E). Exercice 3 :
Avec le compteur précédent, on veut obtenir le fonctionnement suivant :
ExCompteurs 9 JFA05
F). Exercice 4 :
A l’aide du compteur commercialisé sous la référence 74191 et dont un chronogramme est donné ci-
dessous :
b) Même question pour obtenir une impulsion toutes les 6 impulsions d’horloge.
c) Même question pour obtenir une impulsion toutes les 12 impulsions d’horloge.
ExCompteurs 10 JFA05
Problème de compteur
2°) Quel est l'état des sorties QA, QB, QC, QD à la mise sous tension.
3°) Donnez le diagramme des états du compteur, puis dessiner le signal S. Quelle
est la période du signal de sortie ?
4°) Quelles modifications faut-il apporter à ce montage pour que le système réalise
une division de fréquence par 5 ?
VCC
R U4B
4
6
5 LOAD
7408
C
VCC
U1
U2A U2B 7
U3A 10 15
1 2 3 4 X 1 9
E
3 2
2 H 1
04 04
7486 A 3 14 QA U4A U2C
VCC
B 4 13 QB 1
C 5 12 QC 3 5 6
D 6 11 QD 2
74LS163 7408 04
ExCompteurs 11 JFA05
CORRECTION EXERCICES
Donnez la succession des états du compteur suivant, celui-ci étant supposé à (000)2 au départ.
(Q0Q1Q2)t=0=0002
ExCompteurs 12 JFA05
Clk
Q0
t
Q1
t
Q2
II ). Exercice 2 :
Donnez la succession des états du compteur suivant, celui-ci étant supposé à (000)2 au départ.
(Q0Q1Q2)t=0=0002
III ). Exercice 3 :
On considère un compteur asynchrone comptant suivant le code binaire pur, dont le schéma est
donné ci-dessous :
ExCompteurs 13 JFA05
Un circuit de décodage commande une autre bascule afin de mettre en évidence les états
transitoires existants dans ce type de compteur. Toutes les bascules étant initialisées à 0, quel
sera l’état de chaque bascule après chacune des 16 impulsions d’horloge ?
IV ). Exercice 4 :
o Modulo 5,
o Modulo 6,
o Modulo 10,
o Modulo 12.
V ). Exercice 5 :
7408
VCC VCC VCC VCC
4
3 S 5 3 S 5 3 S 5 3 S 5
1J 1J 1J 1J
1 1 1 1
H C1 C1 C1 C1
2 6 2 6 2 6 2 6
1K R 1K R 1K R 1K R
15
15
15
15
VCC VCC
ExCompteurs 14 JFA05
VI ). Exercice 6 :
&
QA QB QC QD
VCC VCC
14 12 14 12 14 12 14 12
J Q J Q J Q J Q
1 1 1 1
Ck CLK CLK CLK CLK
3 13 3 13 3 13 3 13
K Q VCC K Q K Q VCC K Q
. . . . . . . . . . . . .
t
QA
QB
QC
QC
t
QC.QB.QA
0 1 2 3 4 5 6 7 8 9 0 1 2
t
C). Exercice 10 :
I ). Donnez le diagramme des états des compteurs suivants :
74161 : Compteur - Décompteur binaire synchrone avec load synchrone et clear asynchrone,
74163 : Compteur - Décompteur binaire synchrone avec load synchrone et clear synchrone,
74169 : Compteur - Décompteur binaire synchrone avec load synchrone et sans clear.
ExCompteurs 15 JFA05
1°).Schéma N°1 :
ExCompteurs 16 JFA05
2°).Schéma N°2 :
ExCompteurs 17 JFA05
3°).Schéma N°3 :
ExCompteurs 18 JFA05
II ). Faire la synthèse d’un Compteur – Décompteur synchrone modulo 3 tel que :
ExCompteurs 19 JFA05
D). Exercice 2 :
a)
0
15 1
14 2
13 3
12 4
11 5
10 6
9 7
8
b)
ExCompteurs 20 JFA05
0
15 1
14 2
13 3
12 4
11 5
10 6
9 7
8
c)
0
15 1
14 2
13 3
12 4
11 5
10 6
9 7
8
ExCompteurs 21 JFA05
d)
0
15 1
14 2
13 3
12 4
11 5
10 6
9 7
8
II ). Exercice 3 :
ExCompteurs 22 JFA05