Vous êtes sur la page 1sur 2

Faculté des Sciences et Techniques de Tanger Département de Génie électrique

Automatisme – Cycle GEMI/GI

Travaux dirigés
Devoir 3
Automatisme
Electronique numérique

Université Abdelmalek Essaâdi (FST)


Pr. Mohammed Bsiss Page 1
Département Génie Électrique
Pr.Dr.-Ing.HdR Mohammed Bsiss
Faculté des Sciences et Techniques de Tanger Département de Génie électrique

Automatisme – Cycle GEMI/GI

Exercice 1:

On dispose de mémoires mortes 8K x 8 ayant une entrée CS.

1. Combien ces mémoires ont-elles de broches d’adresses ?


2. On souhaite réaliser une mémoire 32K x 16. Proposer un schéma de principe ainsi qu’une
table d’adresses.

Exercice 2:

On travaille avec un bus d’adresses codé sur 16 bits. La figure suivante représente une partie du
schéma d’une maquette à base de 6802.

Le décodeur (3 vers 8) découpe l’espace adressé par le microprocesseur en 8 blocs d’adresses.

Seules sont représentées sur le schéma les connexions concernant l’adressage et la sélection des boî-
tiers. Le type de périphérique n’a pas d’importance, seule son adresse de sélection nous intéresse.

1. Calculer la limite inférieure et supérieure ainsi que l’étendue de chaque bloc d’adresses que
vous exprimerez en hexadécimal (faites un tableau).
2. Indiquez la plus petite et la plus grande adresse de la RAM et de la ROM. Que se passerait-il
si on écrivait à l’adresse 1100h au lieu de 0100h ?
3. Quelles sont les adresses du périphérique.

Pr. Mohammed Bsiss Page 2

Vous aimerez peut-être aussi