Vous êtes sur la page 1sur 8

Cyril Savreux Mathieu Carre

28/11/2011

Compte rendu de TP : Boucle verrouillage de phase detecteur squentiel

Objectif du TP : Le but du TP est de consolider nos connaissance sur la PLL avec l'tude d'un nouveau montage, une PLL detecteur squentiel.

I) Etude du detecteur de phase squentiel en boucle ouverte:


1) Caractrisation du dphasage e - r
Afin d'tudier la phase on fait varier VP, on obtient : Nous pouvons faire varier le dphasage de 0 Nous avons donc une plage de dphasage large, on pourra obtenir une opposition de phase ou dphasage nul. 2) Etude du montage

On sest plac en tat haute impdance, Ue et Ur on est dphasage de +/- /2 Ue est diffrentiel Ur est diffrentiel, on observe en plus un changement cause du condensateur, cest ici quon voit la conversion frquence tension. On dfinit un tat haute impdance fix a 2.5V, un tat bas 0V ainsi quun tat haut 5V. Ud fait une charge et dcharge cest le dtecteur de dphasage, la valeur moyenne diminue si . On retrouve bien la fonction de Ou exclusif. Ud varie dun tat haute impdance un tat haut si on est dans la zone de verrouillage, dans le cas o on est hors de cette zone on a Ud qui varie dun tat haute impdance un tat bas.

e - r ( -) 3 6 0 - 3 3 5 - 2 7 0 - 2 3 5 - 1 8 0 2 45 90 135 180 U D (V ) 0 ,0 5 4 0 ,3 0 ,6 9 1 1 ,1 8 2 ,6 4 3 ,0 5 3 ,2 7 3 ,6 7 3 ,8 2

360 5

-2 7 0 -2 3 5 -1 8 0 2 45 90 135 180 0 ,6 9 1 1 ,1 8 2 ,6 4 3 ,0 5 3 ,2 7 3 ,6 7 3 ,8 2

36 5

On notera que pour faire se relever on pouvait seulement mesurer sur 2 plages, c'est--

dire seulement entre la plage [0 ; ] et [-2 ; ] . Pour les plages intermdiaire on extrapoler nos valeurs. On remarque que le dtecteur fonctionne bien sur une plage de 4 comme attendu. Sa caractristique tant une droite, ce qui implique que le dphasage est linaire et donc que plus Ud augmente et plus le dphasage est important .

II) Etude d'une boucle ferme utilisant le detecteur squentiel:


1) filtre passif 2) Caracteristique de la boucle

Afin de dterminer la plage de capture on se place a lextrieur de la zone et on retrouve la frquence pour laquelle la phase va se verrouiller. On retrouve Afin de dterminer la plage de verrouillage on se place dans la plage de capture et on essaye de sortir afin de trouver une phase non verrouiller on trouve On retrouve une plage de capture gale la plage de verrouillage ce qui est normal pour ce type de dtecteur. Dailleurs le dphasage est nul lorsque la boucle est ferme.

3) Rgime dynamique

Nous faisons varier l'entre du VCO,Uc pour relever la caracteristique frquence tension.

Uc (V) 0,005 F (Hz) 6,8

0,77 6,8

1,45 16,5

1,54

2,55 65,7

3,5 111,2

4,89 137,4

5,36 137,8

18,1 7 40,5

Caractristique frquence tension


160 140
Frquence f en K Hz

120 100 80 60 40 20 0 Ligne 2

Aprs calcul k0=((137,48,6)*10^3*2*Pi)/ (8,3-2)=130,25 k rd/(s*V)

3) Rglage du point de repos

Nous avons la relation Tension Uc en Volts F0=R3/R2=0,2 et pour choisir le point de fonctionnement du VCO il faut qu'il fonctionne au milieu de la zone de fonctionnement lineaire. Nous en dduisons : fmin=6,8 k Hz R3=220 fmax=137 k Hz R2=1 k (1,2K) Fc0=(fmax+fmin)/2=72 k Hz Vp=4,4V RC= =117*10^-6 On prend R=1 K et C = 117nF (100nF) Nous avons bien un dphasage de Pi/2 entre Ur et Ue et les deux signals sont bien la mme frquence.

4) Fonctionnement du dtecteur de phase


Pour la boucle verrouille fe=fco. Nous faisons varier Vp pour tracer UD=f(e - r)

UD=f[e - r ]
6 5 4
UD (V)

5) Plage de

3 2 1 0
e - r ()

verrouillage et plage de capture


Nous augmentons la frquence du signal d'entre pour atteindre la fraquence de verrouillage puis nous la diminuons pour atteindre celle de capture. Plage de verrouillage : [48k Hz;101k Hz] Plage de capture : [67k Hz;78k Hz] Influence de la constance de temps : Plus elle augmente plus les plages diminue et inversement.

II) Fonctionnement en rgime dynamique:


1) Rponse un chelon de frquence
On retrouve bien le signal modulant, car le signal d'entre du VCO est une image du signal modulant. On a donc fait une dmodulation de frquences.

Remarque : Les pics de frquences peuvent faire sortie la PLL de sa zone de verouillage.

2) Optimisation vis vis du temps de rponse

La tolrance des composants joue donc un rle important dans la ralisation des filtres, en analogique on tiendra compte de cette tolrance qui nest pas ngligeable puisque on peut obtenir dans le pire des cas des erreurs de 17.4% sur une bande passante ou de 2.1% sur une frquence centrale.

Vous aimerez peut-être aussi